RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>電子技術(shù)應(yīng)用>電子常識(shí)>12位二進(jìn)制DA變換器電路圖

12位二進(jìn)制DA變換器電路圖

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

Arduino二進(jìn)制骰子

電子發(fā)燒友網(wǎng)站提供《Arduino二進(jìn)制骰子.zip》資料免費(fèi)下載
2023-07-04 10:13:020

C語言常見的二進(jìn)制位變換操作

運(yùn)算是一種底層的運(yùn)算,往往比我們普通的運(yùn)算要快上許多許多 運(yùn)算是最高效而且占用內(nèi)存最少的算法操作,執(zhí)行效率非常高 運(yùn)算操作的是二進(jìn)制數(shù),會(huì)擁有一些二進(jìn)制的特性,在實(shí)際問題可以方便運(yùn)用
2023-07-01 12:38:27304

二進(jìn)制數(shù)開源分享

電子發(fā)燒友網(wǎng)站提供《二進(jìn)制數(shù)開源分享.zip》資料免費(fèi)下載
2023-06-26 11:40:520

使用Arduino UNO構(gòu)建4二進(jìn)制計(jì)數(shù)

電子發(fā)燒友網(wǎng)站提供《使用Arduino UNO構(gòu)建4二進(jìn)制計(jì)數(shù).zip》資料免費(fèi)下載
2023-06-25 11:38:500

二進(jìn)制加法的實(shí)現(xiàn)細(xì)節(jié)

在之前的文章里,曾經(jīng)多次提到過二進(jìn)制加法的數(shù)字電路,這里詳細(xì)說說它的細(xì)節(jié)。
2023-03-23 13:58:17658

8同步二進(jìn)制遞減計(jì)數(shù)-74HC40103

8同步二進(jìn)制遞減計(jì)數(shù)-74HC40103
2023-03-03 19:49:590

雙4同步二進(jìn)制計(jì)數(shù)-74HC_HCT4520

雙4同步二進(jìn)制計(jì)數(shù)-74HC_HCT4520
2023-02-17 19:22:251

雙4二進(jìn)制紋波計(jì)數(shù)-74LV393

雙 4 二進(jìn)制紋波計(jì)數(shù)-74LV393
2023-02-16 21:08:210

12級(jí)二進(jìn)制紋波計(jì)數(shù)-74HC_HCT4040

12級(jí)二進(jìn)制紋波計(jì)數(shù)-74HC_HCT4040
2023-02-16 20:14:262

可預(yù)置同步4二進(jìn)制向上/向下計(jì)數(shù)-74HC_HCT193

可預(yù)置同步 4 二進(jìn)制向上/向下計(jì)數(shù)-74HC_HCT193
2023-02-15 19:40:010

可預(yù)置同步4二進(jìn)制計(jì)數(shù);異步復(fù)位-74LVC161

可預(yù)置同步4二進(jìn)制計(jì)數(shù);異步復(fù)位-74LVC161
2023-02-15 19:23:090

雙4二進(jìn)制紋波計(jì)數(shù)-74HC_HCT393

雙 4 二進(jìn)制紋波計(jì)數(shù)-74HC_HCT393
2023-02-15 18:58:500

12級(jí)二進(jìn)制紋波計(jì)數(shù)-HEF4040B

12級(jí)二進(jìn)制紋波計(jì)數(shù)-HEF4040B
2023-02-15 18:40:140

12級(jí)二進(jìn)制紋波計(jì)數(shù)-HEF4040B_Q100

12級(jí)二進(jìn)制紋波計(jì)數(shù)-HEF4040B_Q100
2023-02-15 18:40:021

基于Arduino Uno的二進(jìn)制時(shí)鐘

,在 4 種不同模式下運(yùn)行(AM-PM / 24 HS / 02 種字體)。特征:數(shù)碼時(shí)鐘二進(jìn)制時(shí)鐘模式 AM/PM模式24小時(shí)(國(guó)際模式)時(shí)間和日期(日、月和工作日)溫度特性(僅適用于 RTC DS3231)02種不同類型的字體(傳統(tǒng)和時(shí)尚)RTC 在時(shí)鐘關(guān)閉時(shí)保持時(shí)間和日期RTC 內(nèi)部存儲(chǔ)可記錄
2022-12-20 14:46:010

數(shù)字二進(jìn)制計(jì)數(shù)的設(shè)計(jì)和實(shí)現(xiàn)

二進(jìn)制數(shù)視為元胞自動(dòng)機(jī)可能有助于數(shù)字二進(jìn)制計(jì)數(shù)的設(shè)計(jì)和實(shí)現(xiàn)嗎?
2022-07-28 11:47:10840

二進(jìn)制格雷碼與自然二進(jìn)制碼的互換

都可讀出一個(gè)固定的與位置相對(duì)應(yīng)的數(shù)字碼;抗干擾能力強(qiáng),沒用累積誤差;電源切斷后位置信息不會(huì)丟失,但分辨率是由二進(jìn)制的位數(shù)決定的,根據(jù)不同的精度要求,可以選擇不同的分辨率即位數(shù)。目前有10、11、12
2011-03-08 14:16:59

labview數(shù)值轉(zhuǎn)化:二進(jìn)制,8進(jìn)制,16進(jìn)制,10進(jìn)制

要了解數(shù)值轉(zhuǎn)化,首先要了解各個(gè)進(jìn)制的轉(zhuǎn)化代碼,這里附上利用LABVIEW中“格式化值”整型數(shù)轉(zhuǎn)化代碼。 十進(jìn)制轉(zhuǎn)化為二進(jìn)制。 2. 十進(jìn)制轉(zhuǎn)化為八進(jìn)制 3.十進(jìn)制轉(zhuǎn)化為十六進(jìn)制 4.二進(jìn)制轉(zhuǎn)化
2022-02-07 15:29:0427192

【2021-04-05】二進(jìn)制中的原碼反碼補(bǔ)碼與二進(jìn)制數(shù)的左移右移

二進(jìn)制中原碼補(bǔ)碼與左移右移
2022-01-12 18:28:3313

浮點(diǎn)數(shù)轉(zhuǎn)換為二進(jìn)制存儲(chǔ)

浮點(diǎn)數(shù)轉(zhuǎn)換為二進(jìn)制存儲(chǔ)根據(jù)IEEE754標(biāo)準(zhǔn),單精度float類型使用32比特存儲(chǔ),其中1表示符號(hào),8表示指數(shù),23表示尾數(shù);雙精度double類型使用64比特存儲(chǔ),1符號(hào),11指數(shù)
2021-11-26 11:21:0650

AD5329:二進(jìn)制補(bǔ)碼雙12DAC初步數(shù)據(jù)表(PRC版本,12/99)

AD5329:二進(jìn)制補(bǔ)碼雙12DAC初步數(shù)據(jù)表(PRC版本,12/99)
2021-05-26 09:09:348

二進(jìn)制解碼到底是什么

二進(jìn)制解碼是由單獨(dú)的邏輯門構(gòu)成的另一種組合邏輯電路,與編碼完全相反。名稱“解碼”是指將編碼信息從一種格式轉(zhuǎn)換或解碼為另一種格式,因此二進(jìn)制解碼器使用2 n個(gè)輸出將“ n”個(gè)二進(jìn)制輸入信號(hào)轉(zhuǎn)換為等效代碼。
2021-01-03 17:42:005251

探討2對(duì)4二進(jìn)制解碼及4到16二進(jìn)制解碼配置

二進(jìn)制解碼是由單獨(dú)的邏輯門構(gòu)成的另一種組合邏輯電路,與編碼完全相反。名稱“解碼”是指將編碼信息從一種格式轉(zhuǎn)換或解碼為另一種格式,因此二進(jìn)制解碼器使用2 n個(gè)輸出將“ n”個(gè)二進(jìn)制輸入信號(hào)轉(zhuǎn)換
2020-12-29 12:10:327428

二進(jìn)制格雷碼與自然二進(jìn)制碼的互換分析

其中采用循環(huán)二進(jìn)制編碼的絕對(duì)式編碼,其輸出信號(hào)是一種數(shù)字排序,不是權(quán)重碼,每一沒有確定的大小,不能直接進(jìn)行比較大小和算術(shù)運(yùn)算,也不能直接轉(zhuǎn)換成其他信號(hào),要經(jīng)過一次碼變換,變成自然二進(jìn)制碼。
2020-09-23 16:23:045798

使用Multisim仿真實(shí)例實(shí)現(xiàn)二進(jìn)制計(jì)數(shù)的實(shí)驗(yàn)電路圖免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是使用Multisim仿真實(shí)例實(shí)現(xiàn)二進(jìn)制計(jì)數(shù)的實(shí)驗(yàn)電路圖免費(fèi)下載。
2020-09-04 16:55:0785

T0控制LED實(shí)現(xiàn)二進(jìn)制計(jì)數(shù)的仿真電路圖

本文檔的主要內(nèi)容詳細(xì)介紹的是T0控制LED實(shí)現(xiàn)二進(jìn)制計(jì)數(shù)的仿真電路圖免費(fèi)下載。
2020-01-14 15:13:007

二進(jìn)制表示的電路圖免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是二進(jìn)制表示的電路圖免費(fèi)下載。
2019-12-03 17:26:0713

二進(jìn)制數(shù)字編號(hào)

基于二進(jìn)制數(shù)的兩個(gè)最常見的導(dǎo)數(shù)是Octal和十六進(jìn)制編號(hào)系統(tǒng),這兩個(gè)系統(tǒng)的長(zhǎng)度限制為一個(gè)字節(jié)(8)或一個(gè)字(16)八進(jìn)制數(shù)可以由3組和十六進(jìn)制數(shù)由4組一起表示,這些的分組用于顯示中的電子
2019-06-24 09:53:186942

二進(jìn)制加法器電路框圖

二進(jìn)制加法器是半加和全加法器形式的運(yùn)算電路,用于將兩個(gè)二進(jìn)制數(shù)字加在一起.
2019-06-22 10:56:3823032

二進(jìn)制如何轉(zhuǎn)換為十進(jìn)制?

二進(jìn)制轉(zhuǎn)換為十進(jìn)制(base-2到base-10) )數(shù)字和背面是一個(gè)重要的概念,因?yàn)?b style="color: red">二進(jìn)制編號(hào)系統(tǒng)構(gòu)成了所有計(jì)算機(jī)和數(shù)字系統(tǒng)的基礎(chǔ)。
2019-06-22 10:21:2520964

二進(jìn)制與十進(jìn)制數(shù)對(duì)照顯示實(shí)驗(yàn),十進(jìn)制,二進(jìn)制對(duì)照

原理    電路圖如下圖所示。   這是一個(gè)可以對(duì)照顯示0~9這10個(gè)數(shù)字的二進(jìn)制和十進(jìn)制電路。二進(jìn)制數(shù)字用4個(gè)發(fā)光極管顯示;它們排成一行,亮表示1,滅表示0。十進(jìn)制數(shù)字用一個(gè)數(shù)碼管表示。數(shù)字的變化采用
2018-09-20 18:26:412050

格雷碼與二進(jìn)制的轉(zhuǎn)換

格雷碼,又叫循環(huán)二進(jìn)制碼或反射二進(jìn)制碼,格雷碼是我們?cè)诠こ讨谐?huì)遇到的一種編碼方式,它的基本的特點(diǎn)就是任意兩個(gè)相鄰的代碼只有一二進(jìn)制數(shù)不同,這點(diǎn)在下面會(huì)詳細(xì)講解到。格雷碼的基本特點(diǎn)就是任意兩個(gè)相鄰的代碼只有一二進(jìn)制數(shù)不同。
2018-03-02 15:48:5315729

二進(jìn)制數(shù)據(jù)壓縮算法

二進(jìn)制數(shù)據(jù)壓縮算法二進(jìn)制是計(jì)算技術(shù)中廣泛采用的一種數(shù)制。二進(jìn)制數(shù)據(jù)是用0和1兩個(gè)數(shù)碼來表示的數(shù)。它的基數(shù)為2,進(jìn)位規(guī)則是“逢二進(jìn)一”,借位規(guī)則是“借一當(dāng)”,由18世紀(jì)德國(guó)數(shù)理哲學(xué)大師萊布尼茲發(fā)現(xiàn)。當(dāng)前的計(jì)算機(jī)系統(tǒng)使用的基本上是二進(jìn)制系統(tǒng)
2018-02-28 09:31:0618768

二進(jìn)制加計(jì)數(shù)淺析

二進(jìn)制加計(jì)數(shù)
2017-11-24 14:31:306

3二進(jìn)制計(jì)數(shù)

基于VHDL的EDA實(shí)驗(yàn)---3二進(jìn)制計(jì)數(shù)
2017-11-08 17:45:531

“非二進(jìn)制”中的新結(jié)構(gòu)

SAR開關(guān)時(shí)序的非二進(jìn)制結(jié)構(gòu)
2017-04-05 16:08:275

二進(jìn)制加法程序【C語言版】

二進(jìn)制加法程序【C語言版】二進(jìn)制加法程序【C語言版】二進(jìn)制加法程序【C語言版】二進(jìn)制加法程序【C語言版】
2015-12-29 11:03:514

二進(jìn)制加法程序【匯編版】

二進(jìn)制加法程序【匯編版】二進(jìn)制加法程序【匯編版】二進(jìn)制加法程序【匯編版】二進(jìn)制加法程序【匯編版】
2015-12-29 11:02:063

與非門組成二進(jìn)制計(jì)數(shù)電路圖

圖中所示是用與非門組成的二進(jìn)制計(jì)數(shù),實(shí)際上它是用與非門組成的維持-阻塞觸發(fā)而組成的計(jì)數(shù).
2010-09-19 00:54:132214

進(jìn)制數(shù)的二進(jìn)制編碼

進(jìn)制數(shù)的二進(jìn)制編碼     在人機(jī)交互過程中,為了既滿足系統(tǒng)中使用二進(jìn)制數(shù)的要求,又適應(yīng)人們使用十進(jìn)制數(shù)的習(xí)慣
2010-05-02 19:04:068304

本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理

本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理   兩個(gè)二進(jìn)制數(shù)字Ai,Bi和一個(gè)進(jìn)位輸入Ci相加,產(chǎn)生一個(gè)和輸出Si,以及一個(gè)進(jìn)位輸
2010-04-13 11:11:555077

二進(jìn)制移頻鍵控原理分析

二進(jìn)制移頻鍵控原理分析 1.2FSK信號(hào)的產(chǎn)生原理框圖
2010-03-19 16:48:041914

二進(jìn)制電平,什么是二進(jìn)制電平

二進(jìn)制電平,什么是二進(jìn)制電平 在二進(jìn)制數(shù)字通信系統(tǒng)中,每個(gè)碼元或每個(gè)符號(hào)只能是“1”和“0”兩個(gè)狀態(tài)之一。若將每個(gè)碼元可能取的狀態(tài)增
2010-03-17 16:51:582144

什么是二進(jìn)制計(jì)數(shù),二進(jìn)制計(jì)數(shù)原理是什么?

什么是二進(jìn)制計(jì)數(shù),二進(jìn)制計(jì)數(shù)原理是什么? 計(jì)數(shù)是數(shù)字系統(tǒng)中用得較多的基本邏輯器件。它不僅能記錄輸入時(shí)鐘脈沖的個(gè)數(shù),還可以實(shí)現(xiàn)
2010-03-08 13:16:3429984

8串-并變換器電路

8串-并變換器電路 串-并變換器是把若干串行二進(jìn)制編碼變成并行二進(jìn)制編碼的電路。并-串變換器則剛剛相反。
2010-01-12 14:09:073291

報(bào)警式二進(jìn)制密碼控制鎖電路圖

報(bào)警式二進(jìn)制密碼控制鎖電路圖 AJ1為數(shù)據(jù)編碼電路,S1-S9可設(shè)置19683種不同的密碼。
2009-11-17 22:37:443125

二進(jìn)制數(shù)的運(yùn)算規(guī)則

二進(jìn)制數(shù)的運(yùn)算規(guī)則  二進(jìn)制數(shù)之間可以執(zhí)行算術(shù)運(yùn)算和邏輯運(yùn)算,其規(guī)則簡(jiǎn)單,容易實(shí)現(xiàn)?! 。?) 加法運(yùn)算規(guī)則    0 + 0 = 0         例如:
2009-10-13 16:24:1521600

二進(jìn)制編碼和二進(jìn)制數(shù)據(jù)

二進(jìn)制編碼和二進(jìn)制數(shù)據(jù)   二進(jìn)制編碼是計(jì)算機(jī)內(nèi)使用最多的碼制,它只使用兩個(gè)基本符號(hào)"0"和"1",并且通過由這兩個(gè)符號(hào)組成的
2009-10-13 16:22:514179

同步二進(jìn)制計(jì)數(shù)

同步二進(jìn)制計(jì)數(shù) 1.   同步與異步二進(jìn)制加法計(jì)數(shù)比較態(tài)序表和工作波形一樣電路結(jié)構(gòu)不同:  異步二進(jìn)制加法
2009-09-30 18:37:2910744

異步二進(jìn)制計(jì)數(shù)

異步二進(jìn)制計(jì)數(shù) 1.  電路構(gòu)成與工作原理  
2009-09-30 18:33:2513201

二進(jìn)制數(shù)與十六進(jìn)制數(shù)的相互轉(zhuǎn)換

二進(jìn)制數(shù)與十六進(jìn)制數(shù)的相互轉(zhuǎn)換 二進(jìn)制數(shù)與十六進(jìn)制數(shù)的相互轉(zhuǎn)換,按照每4二進(jìn)制數(shù)對(duì)應(yīng)于一十六進(jìn)制數(shù)進(jìn)行轉(zhuǎn)換。
2009-09-24 11:28:589178

二進(jìn)制數(shù)與八進(jìn)制數(shù)的相互轉(zhuǎn)換

二進(jìn)制數(shù)與八進(jìn)制數(shù)的相互轉(zhuǎn)換 (1)二進(jìn)制數(shù)轉(zhuǎn)換為八進(jìn)制數(shù): 將二進(jìn)制數(shù)由小數(shù)點(diǎn)開始,整數(shù)部分向左,小數(shù)部分向右,每3
2009-09-24 11:27:3016868

12二進(jìn)制計(jì)數(shù)

12二進(jìn)制計(jì)數(shù)
2009-09-16 15:56:085906

二進(jìn)制時(shí)鐘電路

二進(jìn)制時(shí)鐘電路
2009-09-11 11:22:462881

TTL二進(jìn)制同步可逆計(jì)數(shù)

 TTL 二進(jìn)制同步可逆計(jì)數(shù)
2009-08-03 09:05:5326

二進(jìn)制計(jì)數(shù)電位電路圖

二進(jìn)制計(jì)數(shù)電位 使用二進(jìn)制集成電路CD4040可制作電子電位。CD4040集成電路各腳功能。電位可有4096擋次,如電壓在4.096V,每伏有10
2009-07-30 08:37:051210

二進(jìn)制計(jì)數(shù)電位電路圖

二進(jìn)制計(jì)數(shù)電位 使用二進(jìn)制集成電路CD4040可制作電子電位。CD4040集成電路各腳功能。電位可有4096擋次,如電壓在4.096V,每伏有10
2009-07-30 08:36:29811

比較連續(xù)的二進(jìn)制數(shù)的繼電器電路圖

比較連續(xù)的二進(jìn)制數(shù)的繼電器電路圖
2009-07-03 14:10:071285

把截止基極變成異通的二進(jìn)制觸發(fā)電路圖

把截止基極變成異通的二進(jìn)制觸發(fā)電路圖
2009-07-03 11:35:49479

電源二進(jìn)制計(jì)數(shù)電路圖

電源二進(jìn)制計(jì)數(shù)電路圖
2009-06-26 13:16:13909

配用二進(jìn)制編碼的光控電路圖

配用二進(jìn)制編碼的光控電路圖
2009-06-06 09:30:38617

十六位二進(jìn)制數(shù)比較

十六位二進(jìn)制數(shù)比較
2009-04-13 11:05:244677

數(shù)控只讀存儲(chǔ)構(gòu)成的二進(jìn)制碼一七段顯示變換器

數(shù)控只讀存儲(chǔ)構(gòu)成的二進(jìn)制碼一七段顯示變換器
2009-04-10 10:11:30521

二進(jìn)制一二~十進(jìn)制變換電路

二進(jìn)制一二~十進(jìn)制變換電路
2009-04-10 10:07:592464

二進(jìn)制碼——葛來碼變換器

二進(jìn)制碼——葛來碼變換器
2009-04-10 10:07:39497

采用減法計(jì)數(shù)簡(jiǎn)化~十進(jìn)制二進(jìn)制變換

采用減法計(jì)數(shù)簡(jiǎn)化~十進(jìn)制二進(jìn)制變換
2009-04-10 10:06:11562

二進(jìn)制變化彩燈

二進(jìn)制變化彩燈
2009-04-09 17:52:311166

二進(jìn)制

二進(jìn)制   二進(jìn)制與十進(jìn)制的區(qū)別在于數(shù)碼的個(gè)數(shù)和進(jìn)位規(guī)律有很大的區(qū)別,顧名思義,二進(jìn)制的計(jì)數(shù)規(guī)律為逢二進(jìn)一,是以2為基數(shù)的計(jì)數(shù)體制。10這個(gè)數(shù)在二進(jìn)
2009-04-06 23:48:016966

精密12DA變換器電路圖

精密12DA變換器電路圖
2009-03-29 09:19:39607

高速電壓輸出DA變換器電路圖

高速電壓輸出DA變換器電路圖
2009-03-29 09:19:17941

高速8DA變換器電路圖

高速8DA變換器電路圖
2009-03-29 09:18:55946

電阻終端的DA變換器電路圖

電阻終端的DA變換器電路圖
2009-03-29 09:18:31703

帶有輸出電流-電壓轉(zhuǎn)換的8DA變換器電路圖

帶有輸出電流-電壓轉(zhuǎn)換的8DA變換器電路圖
2009-03-29 09:18:082178

16二進(jìn)制DA變換器電路圖

16二進(jìn)制DA變換器電路圖
2009-03-29 09:17:411060

10四相多路DA變換器電路圖

10四相多路DA變換器電路圖
2009-03-29 09:16:43777

10DA變換器電路圖

10DA變換器電路圖
2009-03-29 09:15:501196

8DA變換器原理

8DA變換器原理
2009-03-29 09:15:171237

8DA變換器電路圖

8DA變換器電路圖
2009-03-29 09:14:45614

3-十進(jìn)制DA變換器電路圖

3-十進(jìn)制DA變換器電路圖
2009-03-29 09:14:20769

±10V滿度雙極型DA變換器電路圖

±10V滿度雙極型DA變換器電路圖
2009-03-29 09:13:431316

±10V滿度單極型DA變換器電路圖

±10V滿度單極型DA變換器電路圖
2009-03-29 09:12:23944

二進(jìn)制相對(duì)調(diào)相(二進(jìn)制差分調(diào)相2DPSK)的工作原理

二進(jìn)制相對(duì)調(diào)相(二進(jìn)制差分調(diào)相2DPSK)的工作原理
2008-10-21 13:01:352932

二進(jìn)制絕對(duì)調(diào)相(解調(diào))工作原理

二進(jìn)制絕對(duì)調(diào)相工作原理:二進(jìn)制絕對(duì)調(diào)相(相絕對(duì)調(diào)相)利用載波不同  的絕對(duì)值來傳遞數(shù)字信息。(2BPSK)
2008-10-21 13:00:434898

二進(jìn)制同步計(jì)數(shù)74LS161引腳及功能表(管腳)

4二進(jìn)制同步計(jì)數(shù)74LS161引腳及功能表 4二進(jìn)制同步計(jì)數(shù)74LS161      
2007-11-22 12:51:5950388

已全部加載完成

RM新时代网站-首页