RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>電子技術應用>電子常識>DDR2內(nèi)存?zhèn)鬏敇藴?

DDR2內(nèi)存?zhèn)鬏敇藴?/h1>
收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦

SD-DDR-DDR2內(nèi)存標準尺寸

`[hide]SD-DDR-DDR2內(nèi)存標準尺寸[/hide]<br/>`
2009-05-25 11:48:10

Gowin DDR2 Memory Interace IP用戶指南

電子發(fā)燒友網(wǎng)站提供《Gowin DDR2 Memory Interace IP用戶指南.pdf》資料免費下載
2022-09-15 14:55:080

DDR2 SODIMM封裝中的Arduino DUE

電子發(fā)燒友網(wǎng)站提供《DDR2 SODIMM封裝中的Arduino DUE.zip》資料免費下載
2022-08-19 09:42:323

DDR,DDR2,DDR3,DDR4,LPDDR區(qū)別

DDR,DDR2,DDR3,DDR4,LPDDR區(qū)別作者:AirCity 2019.12.17Aircity007@sina.com 本文所有權歸作者Aircity所有1 什么是DDRDDR
2021-11-10 09:51:03149

EE-387:將DDR3/DDR2/LPDDR內(nèi)存連接到ADSP-SC5xx/ADSP-215xx處理器

EE-387:將DDR3/DDR2/LPDDR內(nèi)存連接到ADSP-SC5xx/ADSP-215xx處理器
2021-04-20 15:44:562

EE-349:用于DDR2內(nèi)存的ADSP-2146x板設計指南

EE-349:用于DDR2內(nèi)存的ADSP-2146x板設計指南
2021-04-18 16:17:531

用于 DDR 終端的高效率 ±6A 開關穩(wěn)壓器符合 DDR / DDR2 / DDR3 標準

用于 DDR 終端的高效率 ±6A 開關穩(wěn)壓器符合 DDR / DDR2 / DDR3 標準
2021-03-21 05:20:164

用于 DDR 電源及終端的高效率、雙通道、±3A同步降壓型穩(wěn)壓器符合 DDR / DDR2 / DDR3 標準

用于 DDR 電源及終端的高效率、雙通道、±3A同步降壓型穩(wěn)壓器符合 DDR / DDR2 / DDR3 標準
2021-03-19 08:44:5013

淺談PCB設計DDR2布線中面臨的困難

本文首先列出了DDR2布線中面臨的困難,接著系統(tǒng)的講述了DDR2電路板設計的具體方法,最后給出個人對本次電路設計的一些思考。
2020-11-20 10:28:356009

基于FPGA系統(tǒng)的DDR2電路設計

每片DDR2存儲器的容量為1Gb,兩片DDR2芯片組合,得到總?cè)萘繛?b style="color: red">2Gb。單DDR2存儲器為16bit,兩片存儲器共用控制線和地址線,數(shù)據(jù)線并列,即組成了32位的2Gb存儲模組。
2020-08-21 15:09:004914

DDRDDR2DDR3的設計資料總結

本文檔的主要內(nèi)容詳細介紹的是DDRDDR2DDR3的設計資料總結包括了:一、DDR的布線分析與設計,二、DDR電路的信號完整性,三、DDR Layout Guide,四、DDR設計建議,六、DDR design checklist,七、DDR信號完整性
2020-05-29 08:00:0049

DDR2連接器實現(xiàn)內(nèi)存擴展 兩種端接類型均可使用無鉛選項

FCI開發(fā)了一系列垂直內(nèi)存插槽,可接受標準DDR2(雙倍數(shù)據(jù)速率)內(nèi)存模塊組件,以便在臺式機和服務器中實現(xiàn)內(nèi)存擴展。 240位DDR2垂直連接器提供用于焊接端接的直通式引線或用于壓配端接的“針眼”引線。
2019-10-06 15:56:002460

Spartan-3的FPGA與DDR2 SDRAM的接口實現(xiàn)

DDR2 設備概述:DDR2 SDRAM接口是源同步、支持雙速率傳輸。比如DDR SDRAM ,使用SSTL 1.8V/IO電氣標準,該電氣標準具有較低的功耗。與TSOP比起來,DDR2 SDRAM的FBGA封裝尺寸小得多。
2019-06-22 10:05:011609

DDR2DDR的區(qū)別,DDR3與DDR2的區(qū)別

突發(fā)長度,由于DDR3的預期為8bit,所以突發(fā)傳輸周期(BL,Burst Length)也固定位8,而對于DDR2和早期的DDR架構的系統(tǒng),BL=4也是常用的,DDR3為此增加了一個
2018-06-21 09:20:5414051

TMS320DM646x數(shù)字媒體系統(tǒng)DMSoC的DDR2存儲控制器詳細介紹

 本文檔介紹了DDR2內(nèi)存控制器在tms320dm646x數(shù)字媒體片上系統(tǒng)(dmsoc)的DDR2內(nèi)存控制器。   DDR2內(nèi)存控制器是用來與jesd79d-2a標準兼容的DDR2 SDRAM接口
2018-04-18 10:45:104

TMS320C6474 DSP DDR2 內(nèi)存控制器用戶指南

本文檔介紹了在tms320c6474數(shù)字信號處理器的DDR2內(nèi)存控制器(DSPs)。
2018-04-16 16:16:048

TMS320C6474 DDR2 實施指南

本文檔提供了對c6474 DSP包含DDR2接口的實現(xiàn)說明。
2018-04-16 16:03:377

TMS320C6472/TMS320TCI6486 ddr2實施指南

本應用報告包含對包含DDR2接口的實現(xiàn)說明tms320c6472 / tms320tci6486 DSP器件。為指定的DDR2接口時序的方法接口與以前的設備有很大的不同。
2018-04-16 15:37:427

基于FPGA與DDR2 SDRAM器件HY5PS121621實現(xiàn)DDR2控制器的設計

DDR2(Double Data Rate2)SDRAM是由JEDEC(電子設備工程聯(lián)合委員會)制定的新生代內(nèi)存技術標準,它與上一代DDR內(nèi)存技術標準最大的不同:雖然采用時鐘的上升/下降沿同時傳輸
2017-11-25 01:41:013741

Xilinx DDR2 IP 核控制器設計方案介紹與實現(xiàn)

提出一種便于用戶操作并能快速運用到產(chǎn)品的DDR2控制器IP核的FPGA實現(xiàn),使用戶不需要了解DDR2的原理和操作方式的情況下,依然可以通過IP核控制DDR2。簡單介紹了DDR2的特點和操作原理,并
2017-11-22 07:20:504424

SDRAM,DDR3,DDR2,DDR4,DDR1的區(qū)別對比及其特點分析

SDRAM):DDR4提供比DDR3/ DDR2更低的供電電壓1.2V以及更高的帶寬,DDR4的傳輸速率目前可達2133~3200 MT/s。
2017-11-17 13:15:4924748

DDR2的PCB設計問題解決

  本文首先列出了DDR2布線中面臨的困難,接著系統(tǒng)的講述了DDR2電路板設計的具體方法,最后給出個人對本次電路設計的一些思考。
2017-09-19 11:27:2122

TMS320C6748 DSP_DDR2/mDDR內(nèi)存控制器

DDR2 / mDDR 內(nèi)存控制器用于和兼容 JESD79D-2 標準DDR2 以及符合 JESD209 標準的移動DDR(mDDR)類的 SDRAM 設備連接。其他的內(nèi)存類型本控制器不支持
2016-11-14 16:55:1214

Xilinx DDR2存儲器接口調(diào)試代碼

Xilinx FPGA工程例子源碼:Xilinx DDR2存儲器接口調(diào)試代碼
2016-06-07 14:54:5727

DDR2 Controller

Xilinx FPGA工程例子源碼:DDR2 Controller
2016-06-07 11:44:1424

帶自測功能的DDR2控制器設計

帶自測功能的DDR2控制器設計,感興趣的可以看看。
2016-01-04 15:23:3210

DDR2規(guī)范中文版

DDR2 SDRAM操作時序規(guī)范,中文版規(guī)范
2015-11-10 17:42:44137

DDRDDR2 DDR3 區(qū)別在那里

總結了DDRDDR2DDR3三者的區(qū)別,對于初學者有很大的幫助
2015-11-10 17:05:3736

ISS DDR2 設計指導

ISS 的DDR2 的設計指導,雖是英文,但很有用。
2015-10-29 10:53:383

SD-DDR-DDR2內(nèi)存標準尺寸

SD-DDR-DDR2內(nèi)存標準尺寸
2013-09-13 15:19:42162

基于FPGA的DDR2 SDRAM存儲器用戶接口設計

使用功能強大的FPGA來實現(xiàn)一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲控制器,由于該公司出產(chǎn)的這種存儲控制器具有很高的效率,使用也很廣泛,
2013-01-08 18:15:50237

DDR2 Layout指導手冊

SDRAM, DDR, DDR2, DDR3 是RAM 技術發(fā)展的不同階段, 對于嵌入式系統(tǒng)來說, SDRAM 常用在低端, 對速率要求不高的場合, 而在DDR/DDR2/DDR3 中,目前基本上已經(jīng)以DDR2 為主導,相信不久DDR3 將全面取代
2012-01-16 14:53:01243

DDR內(nèi)存條對比分析

DDR內(nèi)存條經(jīng)歷了DDR內(nèi)存條、DDR2內(nèi)存條、DDR3內(nèi)存條三個時代。這里給出了DDR內(nèi)存條、DDR2內(nèi)存條、DDR3內(nèi)存條的對比分析。
2011-12-29 14:21:562973

JESD79-2E DDR2規(guī)范

This document defines the DDR2 SDRAM specification, including features, functionalities, ACand DC
2011-07-12 09:53:15194

DDR2DDR3內(nèi)存的創(chuàng)新電源方案

從那時起,采用DDR2、甚至最新的DDR3 SDRAM的新設計讓DDR SDRAM技術黯然失色。DDR內(nèi)存主要以IC或模塊的形式出現(xiàn)。如今,DDR4雛形初現(xiàn)。但是在我們利用這些新技術前,設計人員必須了解如何
2011-07-11 11:17:144876

FPGA連接DDR2的問題討論

我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內(nèi)存條時,8片分立器件不焊接;當使用直接貼
2010-10-07 11:06:37157

DDR2 SDRAM 和 FB-DIMM的電氣檢驗

DDR2 SDRAM 和 FB-DIMM的電氣檢驗: 隨著DDR2 SDRAM時鐘頻率和信號邊沿速率不斷提高,檢查電路板結構、電氣系統(tǒng)和信令正變得越來越重要。本應用指南介紹了電路板、電源系統(tǒng)、
2010-08-06 08:29:0139

W2630 Series DDR2 BGA Probes f

FeaturesThe Agilent W2630 Series DDR2 BGA probes for logic analyzers and oscilloscopes enable
2010-08-01 12:14:426

DDR2內(nèi)存價格下降

據(jù)報道,存儲芯片調(diào)研公司inSpectrum近日表示,7月份下半個月的主流DDR3內(nèi)存期貨價格已經(jīng)出現(xiàn)了小幅度下滑,這也反映出了市場的低需求。逐步退出內(nèi)存市場的DDR2內(nèi)
2010-07-26 10:09:02648

DDR2在一種電腦主板上的接口設計

摘要:根據(jù)DDR2的技術規(guī)范,在介紹了DDR2SDRAM的基本特征、工作原理的基礎上,分別針對主板上內(nèi)存部分與北橋、時鐘發(fā)生器以及電源部分的連接做出了相應的研究,并使用Cadence,All
2010-05-29 11:25:1977

DDR2內(nèi)存瘋狂演繹 2G版沖破350元

DDR2內(nèi)存瘋狂演繹 2G版沖破350元近一年間,市場主流的DDR2內(nèi)存一直演繹著瘋狂,在200元與300元之間幾經(jīng)反復。近日,DDR2內(nèi)存的瘋狂更進一步,2G的DDR2內(nèi)存的售價最高竟然已達35
2010-04-13 09:29:35447

金士頓:DDR2/DDR3價格可能會繼續(xù)上漲

金士頓:DDR2/DDR3價格可能會繼續(xù)上漲 據(jù)報道,存儲大廠金士頓亞太地區(qū)副總裁Scott Chen近日表示,雖然1Gb DDR2/DDR3的芯片價格已經(jīng)超過了3美元大關,
2010-04-09 09:11:05637

DDR2,DDR2是什么意思

DDR2,DDR2是什么意思 DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設備工程聯(lián)合委員會)進行開發(fā)的新生代內(nèi)存技術標準,它與上一代DDR內(nèi)
2010-03-24 16:06:361329

DDR2芯片價格有望在下半年超過DDR3

DDR2芯片價格有望在下半年超過DDR3  報道,威剛主席Simon Chen今天表示,隨著DRAM制造商把重點放在DDR3芯片生產(chǎn)上,DDR2芯片的出貨量將開始減少,其價格有望在今年下半
2010-02-05 09:56:18919

廠商采取搭售策略 挽回DDR2銷售頹勢

廠商采取搭售策略 挽回DDR2銷售頹勢  全球DRAM市場正加速進行世代交替,DDR3芯片因缺貨使得價格持續(xù)上漲,DDR2價格卻嚴重下跌,且累積庫存越來越多,近期韓系DRAM大
2010-01-20 09:24:18611

DDR2乏人問津 DRAM廠搶轉(zhuǎn)產(chǎn)能

DDR2乏人問津 DRAM廠搶轉(zhuǎn)產(chǎn)能 DDR2DDR3 1月上旬合約價走勢迥異,DDR2合約價大跌,DDR3卻大漲,凸顯世代交替已提前來臨,將加速DDR2需求急速降溫,快速轉(zhuǎn)移到DDR3身上,
2010-01-18 16:04:441044

Hynix 44nm制程2Gb低功耗DDR2內(nèi)存芯片產(chǎn)品開發(fā)

Hynix 44nm制程2Gb低功耗DDR2內(nèi)存芯片產(chǎn)品開發(fā)完成 韓國內(nèi)存廠商Hynix日前宣布他們已經(jīng)完成了2Gb密度低功耗DDR2內(nèi)存芯片產(chǎn)品的開發(fā),這款產(chǎn)品將主要面向移動設備,可在
2010-01-14 16:58:05900

DDR2傳輸標準

DDR2傳輸標準 DDR2可以看作是DDR技術標準的一種升級和擴展:DDR的核心頻率與時鐘頻率相等,但數(shù)據(jù)頻率為時鐘頻率的兩倍,也就是說在一個時鐘周期內(nèi)必須傳輸兩次
2009-12-25 14:12:57419

DDR傳輸標準

DDR傳輸標準 PC1600如果按照傳統(tǒng)習慣傳輸標準的命名,PC1600(DDR200)應該是PC200。在當時
2009-12-25 13:54:36392

DDR2內(nèi)存傳輸標準

DDR2內(nèi)存傳輸標準 DDR2可以看作是DDR技術標準的一種升級和擴展:DDR的核心頻率與時鐘頻率相等,但數(shù)據(jù)頻率為時鐘頻率的兩倍,也就是說在一個時鐘周期內(nèi)必須傳輸
2009-12-24 14:53:28595

什么是DDR傳輸標準

什么是DDR傳輸標準 標準DDR SDRAM分為DDR 200,DDR 266,DDR 333以及DDR 400,其標準工作頻率分別100MHz,133MHz,166MHz和200MHz,對應的內(nèi)存傳輸帶寬分別為1.6GB/sec,2.12GB
2009-12-24 14:51:34579

DDR2的定義

DDR2的定義:     DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設備工程聯(lián)合委員會)進行開發(fā)的新生代內(nèi)存技術標準,它與上一代DDR內(nèi)存技術標準最大的不
2009-12-17 16:26:19691

什么是DDR2 SDRAM

什么是DDR2 SDRAM DDR2的定義:     DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設備工程聯(lián)合委員會)進行開發(fā)的新生代內(nèi)存
2009-12-17 11:17:59576

DDR傳輸標準

DDR傳輸標準            標準DDR SDRAM分為DDR 200,DDR 266,DDR 333以及DDR 400,其標準工作頻率分別100MHz,133MHz,166MHz和200MHz,
2009-04-26 18:04:131434

DDR2名詞解釋

DDR2名詞解釋 DDR2的定義: DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設備工程聯(lián)合委員會)進行開發(fā)的新生代內(nèi)存技術標準,它與上一代DDR內(nèi)
2009-04-26 18:02:221105

MAX17000 完備的DDR2DDR3電源管理方案

MAX17000 完備的DDR2DDR3電源管理方案 MAX17000 概述 MAX17000脈寬調(diào)制
2009-01-22 12:59:21971

已全部加載完成

RM新时代网站-首页