完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): DS90CR286AT-Q1 3.3V 上升沿?cái)?shù)據(jù)選通信號 LVDS 接收器 28 位 Channel Link 66MHz 數(shù)據(jù)表 (Rev. A)
DS90CR286AT-Q1接收器可將四條LVDS(低壓差分信號)數(shù)據(jù)流轉(zhuǎn)換回28位并行LVCMOS數(shù)據(jù)。接收器數(shù)據(jù)在輸出時鐘的上升沿輸出選通信號。
接收器LVDS時鐘的工作速率為20MHz至66MHz.DS90CR286AT-Q1會鎖相至輸入LVDS時鐘,對LVDS數(shù)據(jù)線路上的串行位流進(jìn)行采樣,然后將其轉(zhuǎn)換為28位并行輸出數(shù)據(jù)。在66MHz的傳輸時鐘速率下,每條LVDS輸入線路均以462Mbps的位速率運(yùn)行,最大吞吐量達(dá)1.848Gbps。
DS90CR286AT-Q1器件的接收器輸出擁有更長的數(shù)據(jù)有效時間,相比上一代接收器有顯著提升.DS90CR286AT-Q1針對PCB電路板芯片間。對于這款器件,不建議通過電纜互連的方式傳輸LVDS數(shù)據(jù)。
用戶使用兼容的OpenLDI發(fā)送器和DS90CR286AT-Q1接收器設(shè)計(jì)子系統(tǒng)時,需要確保偏差裕度預(yù)算(RSKM)在可接受的范圍內(nèi)。有關(guān)RSKM的詳細(xì)信息,可參見“應(yīng)用信息”部分。
? |
---|
Protocols |
Function |
Parallel Bus Width (bits) |
Compression Ratio |
ESD (kV) |
Input Compatibility |
Output Compatibility |
Supply Voltage(s) (V) |
Data Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
DS90CR286AT-Q1 |
---|
Channel-Link I ? ? |
Deserializer ? ? |
28 ? ? |
28 to 4 ? ? |
4 ? ? |
LVDS ? ? |
LVCMOS ? ? |
3.3 ? ? |
1848 ? ? |
Automotive ? ? |
-40 to 105 ? ? |
TSSOP ? ? |
56TSSOP: 113 mm2: 8.1 x 14(TSSOP) ? ? |
56TSSOP ? ? |