MC100LVEL39 3.3 V ECL÷·2/4 ÷·4/6時(shí)鐘發(fā)生芯片
數(shù)據(jù):
數(shù)據(jù)表:3.3 V ECL 2 / 4,4 / 6時(shí)鐘發(fā)生芯片
MC100LVEL39是一款低偏斜2 / 4,4 / 6時(shí)鐘生成芯片,專為低偏移時(shí)鐘生成應(yīng)用而設(shè)計(jì)。內(nèi)部分頻器彼此同步,因此,公共輸出邊緣都精確對(duì)準(zhǔn)。該器件可由差分或單端輸入信號(hào)驅(qū)動(dòng)。此外,通過使用VBB輸出,正弦源可以交流耦合到器件中。
通用使能(ENbar)是同步的,因此內(nèi)部分頻器僅在內(nèi)部時(shí)鐘為0時(shí)啟用/禁用已經(jīng)處于LOW狀態(tài)。這可以避免在使能異步控制時(shí)啟用/禁用器件時(shí)在內(nèi)部時(shí)鐘上產(chǎn)生欠幅脈沖的可能性。內(nèi)部欠幅脈沖可能導(dǎo)致內(nèi)部分壓器級(jí)之間失去同步。內(nèi)部使能觸發(fā)器在輸入時(shí)鐘的下降沿進(jìn)行時(shí)鐘控制,因此,所有相關(guān)的規(guī)范限制都以時(shí)鐘輸入的下降沿為參考。
啟動(dòng)時(shí),內(nèi)部觸發(fā)器將達(dá)到隨機(jī)狀態(tài);因此,對(duì)于使用多個(gè)LVEL39的系統(tǒng),必須斷言主復(fù)位(MR)輸入以確保同步。對(duì)于僅使用一個(gè)LVEL39的系統(tǒng),不需要執(zhí)行MR引腳,因?yàn)閮?nèi)部分頻器設(shè)計(jì)可確保單個(gè)器件的2/4和4/6輸出之間的同步。
V BB 引腳是內(nèi)部產(chǎn)生的電源,僅適用于此器件。對(duì)于單端輸入條件,未使用的差分輸入連接到V BB 作為開關(guān)參考電壓。 V BB 也可以重新連接AC耦合輸入。使用時(shí),通過0.01 F電容去耦V BB 和V CC ,并限制電流源或吸收至0.5 mA。不使用時(shí),V BB 應(yīng)保持打開狀態(tài)。
特性 |
|
|
|
|
|
- PECL模式工作范圍:V CC = 3.0 V至3.8 V
V EE = 0 V |
- NECL模式工作范圍:V CC = 0 V
V EE = -3.0 V至-3.8 V |
|
- 符合或超過JEDEC規(guī)范EIA / JESD78 IC閂鎖測(cè)試
|
- 易燃性等級(jí):UL-94代碼V-0 @ 1/8“,
氧氣指數(shù)28 t o 34 |
|
|
電路圖、引腳圖和封裝圖