RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>如何實現(xiàn)一種基于FPGA全數(shù)字高碼率QPSK調(diào)制設(shè)計?

如何實現(xiàn)一種基于FPGA全數(shù)字高碼率QPSK調(diào)制設(shè)計?

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

FPGA設(shè)計一階全數(shù)字鎖相環(huán)的方法

本文在說明全數(shù)字鎖相環(huán)的基礎(chǔ)上,提出了一種利用FPGA設(shè)計一階全數(shù)字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結(jié)合本設(shè)計的一些仿真波形詳細(xì)描述了數(shù)字鎖相環(huán)的工作過程,最后對一些有關(guān)
2018-10-25 09:17:138237

8PSK全數(shù)字解調(diào)技術(shù)的實現(xiàn)

Altera公司的QuartusⅡ環(huán)境下,用VHDL語言實現(xiàn)了8PSK全數(shù)字解調(diào)系統(tǒng)設(shè)計。最后在PCB板上利用Stratix Ⅱ芯片實現(xiàn),并結(jié)合8PSK調(diào)制器進(jìn)行功能驗證,得到滿意的結(jié)果?!娟P(guān)鍵詞】:PSK
2010-04-23 11:16:42

FPGA+DA怎么實現(xiàn)調(diào)相呢,不是數(shù)字調(diào)制

FPGA+DA怎么實現(xiàn)調(diào)相呢,不是數(shù)字調(diào)制。就是用個正弦波的峰值來控制載波的相位,這個要怎么在FPGA實現(xiàn)呢?希望大神能給個思路,我開始是想調(diào)制波直接用DDS IP核生成,然后用起幅值作為地址去查找表,表中存的是載波幅值,然后輸出,但是結(jié)果直不對。
2017-06-29 16:00:24

QPSK調(diào)制解調(diào)

QPSK即正交相移調(diào)制。在看QPSK之前,先看下通信系統(tǒng)的調(diào)制解調(diào)的過程為了方便分析,先假設(shè)這里是理想信道,沒有噪聲,接收端已經(jīng)載波同步,位同步。調(diào)制后的信號數(shù)學(xué)模型為: 上述的x(t)被調(diào)制到了
2016-11-30 18:26:53

QPSK信號的調(diào)制解調(diào)及其誤碼率的仿真

附件中有3個matlab的.m文件,是實現(xiàn)2psk信號的調(diào)制解調(diào)及其誤碼率的仿真。個主文件,2個子文件?,F(xiàn)在要求更改點東西實現(xiàn)4psk信號的調(diào)制解調(diào)及其仿真。。。。求高手。。。
2012-06-10 15:20:52

一種SVPWM_過調(diào)制算法的數(shù)字實現(xiàn)

一種SVPWM_過調(diào)制算法的數(shù)字實現(xiàn)
2015-04-04 21:45:33

一種基于FPGA全數(shù)字短波解調(diào)器設(shè)計

摘要:調(diào)幅是中短波廣播中一種主要的調(diào)制方式。本文針對現(xiàn)有的模擬短波AM解調(diào)器的不足,提出了一種基于FPGA全數(shù)字解調(diào)器。其最大的優(yōu)點是將系統(tǒng)中的模擬電路壓縮到最小。短波信號在前端經(jīng)過模數(shù)轉(zhuǎn)換器采樣
2019-07-02 07:35:09

一種基于FPGA的DSU硬件實現(xiàn)方法

摘要:為了實現(xiàn)對非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結(jié)果表明
2019-06-28 08:27:33

一種基于FPGA的UART實現(xiàn)方法設(shè)計

摘要:UART作為RS232協(xié)議的控制接口得到了廣泛的應(yīng)用,將UART的功能集成在FPGA芯片中,可使整個系統(tǒng)更為靈活、緊湊,減小整個電路的體積,提高系統(tǒng)的可靠性和穩(wěn)定性。提出了一種基于FPGA
2019-06-21 07:17:24

一種基于FPGA的可配置FFT IP核實現(xiàn)設(shè)計

中,數(shù)字信號處理系統(tǒng)經(jīng)常要進(jìn)行高速、高精度的FFF運算?,F(xiàn)場可編程邏輯陣列(FPGA)是一種可定制集成電路,具有面向數(shù)字信號處理算法的物理結(jié)構(gòu)。用FPGA實現(xiàn)FFT處理器具有硬件系統(tǒng)簡單、功耗低的優(yōu)點
2019-07-03 07:56:53

一種基于FPGA的多通道頻率測量系統(tǒng)的實現(xiàn)方法介紹

設(shè)計了一種多通道頻率測量系統(tǒng)。系統(tǒng)由模擬開關(guān)、信號調(diào)理電路、FPGA、總線驅(qū)動電路構(gòu)成,實現(xiàn)對頻率信號的分壓、放大、濾波、比較、測量,具備回路自測試功能,可與主設(shè)備進(jìn)行數(shù)據(jù)交互,具有精度、可擴(kuò)展
2019-06-27 07:23:11

全數(shù)字QAM解調(diào)器方案采用了載波相位和符號定時的聯(lián)合估計環(huán)——基于FPGA的同步電路設(shè)計與實現(xiàn)研究 精選資料分享

的發(fā)展方向。本課題著重研究高速調(diào)制解調(diào)器的全數(shù)字實現(xiàn)方法和基于FPGA的QAM系統(tǒng)設(shè)計、仿真和實現(xiàn),首先簡要分析了QAM系統(tǒng)的基本原理和系統(tǒng)模型以及各個模塊的原理,提出了一種全數(shù)字調(diào)制解調(diào)器方案, 然后在
2021-07-27 06:38:51

分享一種基于Actel Flash FPGA可靠設(shè)計方案

本文以星載測控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA可靠設(shè)計方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計和降級重構(gòu),實現(xiàn)實時、可靠的系統(tǒng)。
2021-05-10 06:58:47

分享一種數(shù)字秒表設(shè)計方法

本文介紹了一種基于FPGA利用VHDL硬件描述語言的數(shù)字秒表設(shè)計方法,
2021-05-11 06:37:32

基于VHDL方式實現(xiàn)QPSK數(shù)字調(diào)制解調(diào)電路的設(shè)計

本文基于VHDL方式實現(xiàn)QPSK數(shù)字調(diào)制解調(diào)電路的設(shè)計,通過QuartusII軟件建模對程序進(jìn)行仿真,并通過引腳鎖定,下載到FPGA芯片EP1K30TC144—3中,軟件仿真和硬件驗證結(jié)果表明了該
2020-12-18 06:03:26

如何實現(xiàn)基于VHDL語言的全數(shù)字鎖相環(huán)?

 隨著集成電路技術(shù)的不斷進(jìn)步,數(shù)字化應(yīng)用逐漸普及,在數(shù)字通信、電力系統(tǒng)自動化等方面越來越多地運用了數(shù)字鎖相環(huán)。它的好處在于免去了模擬器件的繁瑣,而且成本低、易實現(xiàn)、省資源。本文綜合以上考慮,在FPGA中以Quartus II為平臺用VHDL實現(xiàn)全數(shù)字鎖相環(huán)功能模塊,構(gòu)成了片內(nèi)鎖相環(huán)。   
2019-10-10 06:12:52

如何利用DSP Builder設(shè)計一種適合于軟件無線電使用的可控數(shù)字調(diào)制

本文采用了Altera公司推出的FPGA的DSP開發(fā)工具DSP Builder軟件,基于DDS(直接數(shù)字頻率合成)技術(shù)原理,設(shè)計了一種適合于軟件無線電使用的可控數(shù)字調(diào)制器,可以完成FSK、PSK、ASK等調(diào)制方式,并采用此方法在FPGA芯片上進(jìn)行系統(tǒng)實現(xiàn)。
2021-04-25 07:25:17

如何去實現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計

FPGA芯片是由哪些部分組成的?如何去實現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計?
2021-11-05 08:38:57

如何用FPGA實現(xiàn)全數(shù)字高階QAM調(diào)制器?

本文首先介紹了MQAM調(diào)制解調(diào)的基本原理,然后以64QAM為例,介紹了一種全數(shù)字實現(xiàn)調(diào)制系統(tǒng)結(jié)構(gòu)方案,并給出了解調(diào)器的具體FPGA實現(xiàn)方法及關(guān)鍵技術(shù)。
2021-04-30 06:46:14

如何用FPGA實現(xiàn)線路調(diào)制?

本文將介紹線路調(diào)制FPGA實現(xiàn),包括:線路調(diào)制單元數(shù)字實現(xiàn)的總體設(shè)計,CIC和FIR濾波器的FPGA實現(xiàn)以及載波發(fā)生器單元的設(shè)計。
2021-04-29 06:41:28

如何采用FPGA實現(xiàn)QPSK調(diào)制器?

QPSK調(diào)制的基本原理QPSK調(diào)制電路的FPGA實現(xiàn)
2021-04-08 06:01:29

如何采用VHDL實現(xiàn)全數(shù)字鎖相環(huán)電路的設(shè)計?

全數(shù)字鎖相環(huán)由那幾部分組成?數(shù)字鎖相環(huán)的原理是什么?如何采用VHDL實現(xiàn)全數(shù)字鎖相環(huán)電路的設(shè)計?
2021-05-07 06:14:44

怎么設(shè)計一種基于FPGA數(shù)字秒表?

本文介紹一種FPGA為核心,設(shè)計了一種基于FPGA數(shù)字秒表?
2021-05-10 06:40:32

怎樣去開發(fā)一種全數(shù)字電源控制系統(tǒng)

?引言隨著科技的發(fā)展,數(shù)字控制系統(tǒng)的應(yīng)用越來越廣泛。以前的模擬電源控制系統(tǒng)線路復(fù)雜,控制精度低,故障率。因此開發(fā)全數(shù)字電源控制系統(tǒng)越來越重要。微控制器,微處理器技術(shù)的發(fā)...
2021-12-30 07:50:40

怎樣去設(shè)計一種碼率實時H.264視頻編碼器?

一種基于NiosII的低碼率實時H.264視頻編碼器設(shè)計
2021-06-07 07:06:49

怎樣去設(shè)計一種基于FPGA數(shù)字式光端機?

數(shù)字式光端機的原理是什么?數(shù)字式光端機系統(tǒng)框架是怎樣構(gòu)成的?怎樣去設(shè)計一種基于FPGA數(shù)字式光端機?
2021-06-01 07:04:40

怎樣去設(shè)計一種基于FPGA的新型數(shù)字微鏡芯片測試系統(tǒng)

基于FPGA的新型數(shù)字微鏡芯片測試系統(tǒng)是由哪些部分組成的?怎樣去設(shè)計一種基于FPGA的新型數(shù)字微鏡芯片測試系統(tǒng)?
2021-11-10 06:05:57

一種全數(shù)字實時仿真的安全關(guān)鍵領(lǐng)域解決方案

的基于模型的系統(tǒng)工程(MBSE)技術(shù)則給大家提供了一種全新的技術(shù)方向,分享一種全數(shù)字實時仿真的安全關(guān)鍵領(lǐng)域解決方案,提供一種新的解決思路。一種全數(shù)字實時仿真的安全關(guān)鍵領(lǐng)域解決方案國產(chǎn)自主可控的航空航天
2021-12-17 07:42:30

一種基于FPGA的提取位同步時鐘DPLL設(shè)計

本文主要研究了一種基于FPGA、自頂向下、模塊化、用于提取位同步時鐘的全數(shù)字鎖相環(huán)設(shè)計方法。
2021-05-06 08:00:46

一種基于FPGA的誤碼率測試儀的方案

本文提出了一種基于FPGA的誤碼率測試儀的方案,使用片Altera公司的Cyclone系列的FPGA(EP1C6-144T)及相關(guān)的外圍電路,實現(xiàn)誤碼測試功能,主控計算機可以通過FPGA內(nèi)建的異步串行接口(UART)配置誤碼測試儀并讀取誤碼信息,由計算機完成誤碼分析。
2021-05-08 06:13:47

一種基于DSP+CPLD的全數(shù)字化控制系統(tǒng)的實現(xiàn)方案

本文首先介紹了并聯(lián)型APF的系統(tǒng)結(jié)構(gòu)和工作原理,然后討論了基于DSP+CPLD的全數(shù)字化控制系統(tǒng)的實現(xiàn)方案,并對該控制系統(tǒng)的硬件電路和軟件系統(tǒng)設(shè)計進(jìn)行了研究,最后給出了實驗波形,驗證了控制策略的有效性。
2021-04-22 06:16:02

求助有關(guān)QPSK調(diào)制的測量與凈化問題

QPSK調(diào)制是什么?衡量QPSK調(diào)制質(zhì)量的指標(biāo)有哪些?QPSK調(diào)制是如何測量與凈化的?
2021-04-13 06:23:18

求推薦個檢測QPSK調(diào)制信號的功率的器件吧?

如題,使用AD8318做功率檢測時,當(dāng)輸入信號不是點頻,而是20Mhz載波,帶寬2.4k的QPSK調(diào)制信號時,AD8318的輸出是跳動的,有沒有合適的用來檢測QPSK信號功率的器件?
2018-12-26 09:07:32

請問AD9788實現(xiàn)QPSK調(diào)制時所用載波是由FPGA提供的還是由AD9788提供的?

AD9788實現(xiàn)QPSK調(diào)制時所用載波是由FPGA提供的還是由AD9788本身提供的?
2018-11-15 09:19:30

請問怎樣去實現(xiàn)一種基于FPGA的矩陣運算?

請問怎樣去實現(xiàn)一種基于FPGA的矩陣運算?
2021-06-22 07:00:19

請問怎樣設(shè)計一種基于FPGA數(shù)字電視條件接收系統(tǒng)?

怎樣設(shè)計一種基于FPGA數(shù)字電視條件接收系統(tǒng)?數(shù)字電視條件接收的基本原理是什么?
2021-04-08 06:16:52

誰有基于FPGA數(shù)字調(diào)制器的程序啊

誰有基于FPGA數(shù)字調(diào)制器的程序啊,急用啊ASK,PSK,.FSK,QPSK
2014-04-14 22:31:30

頻率計權(quán)的全數(shù)字實現(xiàn)

頻率計權(quán)的全數(shù)字實現(xiàn)
2012-05-10 15:33:53

全數(shù)字鎖相環(huán)的設(shè)計

智能全數(shù)字鎖相環(huán)的設(shè)計 摘要: 在FPGA片內(nèi)實現(xiàn)全數(shù)字
2008-08-14 22:12:5156

基于FPGAQPSK 調(diào)制解調(diào)電路設(shè)計與實現(xiàn)Design

數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個必然趨勢。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實現(xiàn)QPSK調(diào)制
2009-06-09 09:06:44124

基于FPGA全數(shù)字鎖相環(huán)設(shè)計

基于FPGA全數(shù)字鎖相環(huán)設(shè)計:
2009-06-26 17:30:59141

基于FPGA的誤碼率測試儀的設(shè)計與實現(xiàn)

本文提出了一種使用FPGA 實現(xiàn)碼率測試的設(shè)計及實現(xiàn)方法。該設(shè)計可通過FPGA 內(nèi)建的異步串行接口向主控計算機傳遞誤碼信息,也可以通過數(shù)碼管實時顯示一段時間內(nèi)的誤碼率。文
2009-06-26 17:32:4655

基于F PGA的QPS K調(diào)制解調(diào)電路設(shè)計與實現(xiàn)

數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個必然趨勢。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實現(xiàn)QPSK調(diào)制解調(diào)
2009-07-22 15:42:250

GMSK調(diào)制器的FPGA實現(xiàn)

GMSK(高斯最小移頻鍵控)信號優(yōu)良的頻譜特性在跳頻通信中有廣闊的應(yīng)用前景。本文分析了GMSK 調(diào)制器的設(shè)計理論,給出了一種全數(shù)字實現(xiàn)結(jié)構(gòu)并在FPGA 上加以實現(xiàn)。仿真結(jié)果表明,
2009-08-13 14:48:0556

基于FPGAQPSK解調(diào)器的設(shè)計與實現(xiàn)

根據(jù)軟件無線電的思想,用可編程器件FPGA 實現(xiàn)QPSK 解調(diào),采用帶通采樣技術(shù)對中頻為70MHz 的調(diào)制信號采樣,通過對采樣后的頻譜進(jìn)行分析,用相干解調(diào)方案實現(xiàn)全數(shù)字解調(diào)
2009-08-27 11:00:1468

QPSK高性能數(shù)字調(diào)制器的FPGA實現(xiàn)

本文提出了一種QPSK 高性能數(shù)字調(diào)制器的FPGA 實現(xiàn)方案,由Altera 的IP 核NCO2.3.0 提供QPSK高穩(wěn)定度的數(shù)字正弦信號,給出了QPSK 的實驗仿真結(jié)果。結(jié)果表明,基于NCO 的QPSK 數(shù)字調(diào)制器極大
2009-09-26 08:56:5543

碼率QPSK全數(shù)字接收機關(guān)鍵技術(shù)研究

隨著軟件無線電的不斷發(fā)展,直接中頻數(shù)字解調(diào)已變得越來越容易,而時鐘同步和載波同步是解調(diào)的關(guān)鍵問題。因而在全數(shù)字接收機中,同步過程通常通過算法在FPGA 或DSP 中實現(xiàn)
2009-12-02 16:44:3030

QPSK調(diào)制器的FPGA實現(xiàn)

提出了一種基于FPGA 實現(xiàn)QPSK 調(diào)制器的方法。以FPGA 實現(xiàn)DDS,通過對DDS 信號輸出相位的控制實現(xiàn)調(diào)相。仿真結(jié)果表明方案是可行的。
2009-12-18 11:57:0866

一種全數(shù)字BPSK解調(diào)器的設(shè)計與FPGA實現(xiàn)

介紹一種全數(shù)字BPSK 解調(diào)器的設(shè)計及FPGA 實現(xiàn)。該解調(diào)器采用前向開環(huán)的結(jié)構(gòu)實現(xiàn)載波同步,與傳統(tǒng)的閉環(huán)反饋結(jié)構(gòu)相比,該解調(diào)器具有同步速度快,載波頻差估計范圍大等優(yōu)點,
2009-12-19 15:57:3652

QPSK_Simulink源程序代碼

QPSK的Matlab/Simulink的調(diào)制解調(diào)仿真系統(tǒng),給出接收信號眼圖及系統(tǒng)仿真誤碼率,包含載波恢復(fù),匹配濾波,定時恢復(fù)等重要模塊,幫助理解QPSK的系統(tǒng)-QPSK Matlab / Simulink simulation system mod
2010-02-08 15:00:06118

一種基于FPGA實現(xiàn)全數(shù)字鎖相環(huán)

鎖相環(huán)被廣泛應(yīng)用于電力系統(tǒng)的測量和控制中。介紹了一種新型的基于比例積分控制邏輯的全數(shù)字鎖相環(huán)。通過對其數(shù)學(xué)模型的分析,闡述了該鎖相環(huán)的各項性能指標(biāo)與設(shè)計參數(shù)的
2010-07-02 16:54:1030

一種全數(shù)字BPSK解調(diào)器的設(shè)計與FPGA實現(xiàn)

介紹一種全數(shù)字BPSK解調(diào)器的設(shè)計及FPGA實現(xiàn)。該解調(diào)器采用前向開環(huán)的結(jié)構(gòu)實現(xiàn)載波同步,與傳統(tǒng)的閉環(huán)反饋結(jié)構(gòu)相比,該解調(diào)器具有同步速度快,載波頻差估計范圍大等優(yōu)點,尤其適合
2010-07-21 17:34:1947

直擴(kuò)QPSK系統(tǒng)中Costas環(huán)原理及其實現(xiàn)

介紹了某直接序列擴(kuò)頻、QPSK調(diào)制系統(tǒng)接收通道中四相Costas載波跟蹤環(huán)的原理及其基于DSP+FPGA實現(xiàn)。著重論述了跟蹤環(huán)的鑒相特性和環(huán)路濾波器的設(shè)計和參數(shù)計算。
2010-08-04 11:43:350

QPSK調(diào)制

QPSK調(diào)制器 本文深入淺出地向讀者介紹了QPSK調(diào)制解調(diào)器的工
2006-05-07 13:42:481614

π/4-QPSK調(diào)制方式及其與GSMK調(diào)制方式的比較

【摘 要】 簡略介紹了QPSK,π/4-QPSK調(diào)制方法及基于此的π/4-DQPSK調(diào)制方法,就π/4-QPSK調(diào)制電路原理與實現(xiàn)作了概述,并針對π/4-QPSK調(diào)制方法的優(yōu)點及其性能與GMSK技術(shù)
2009-05-15 22:32:3016257

Quartus II平臺下實現(xiàn)全數(shù)字FSK調(diào)制解調(diào)器

根據(jù)數(shù)字信號FSK調(diào)制和解調(diào)的工作原理,采用層次化、模塊化方法設(shè)計了一種基于FPGA 芯片的FSK調(diào)制解調(diào)器;用數(shù)字鍵控法實現(xiàn)調(diào)制,用過零檢測法實現(xiàn)全數(shù)字解調(diào)。同時結(jié)合系統(tǒng)
2011-08-26 15:25:48114

基于FPGA的高階QAM調(diào)制器的實現(xiàn)

針對全數(shù)字正交幅度(QAM)調(diào)制技術(shù)在數(shù)字微波通信系統(tǒng)中的應(yīng)用,以64QAM為例提出了一種全數(shù)字實現(xiàn)調(diào)制系統(tǒng)結(jié)構(gòu)方案,基于Quartus II及Matlab軟件開發(fā)平臺,用原理圖和Verilog HDL語言相結(jié)
2011-09-20 15:16:2392

基于System Generator的QPSK數(shù)字調(diào)制器設(shè)計

該設(shè)計是基于System Generator設(shè)計平臺,在Matlab/Simulink環(huán)境下搭建系統(tǒng)模型,再進(jìn)行功能仿真和驗證,完成QPSK調(diào)制器的設(shè)計。仿真結(jié)果表明,所設(shè)計的調(diào)制器能產(chǎn)生正確QPSK波形,達(dá)到了預(yù)期效果
2011-10-17 16:10:5165

STTC碼在QPSK通信系統(tǒng)中的應(yīng)用與仿真

在無線通信中為了有效抑制噪音積累,選用QPSK調(diào)制,因為QPSK調(diào)制比QAM更適合噪音環(huán)境,QPSK調(diào)制具有理想的誤差保護(hù)。網(wǎng)格空時碼在QPSK調(diào)制傳輸系統(tǒng)中具有更好的糾錯能力,具有低誤碼率與誤
2012-02-27 11:07:2636

基于VHDL的QPSK調(diào)制解調(diào)系統(tǒng)設(shè)計與仿真

文中詳細(xì)介紹了QPSK技術(shù)的工作原理和QPSK調(diào)制、解調(diào)的系統(tǒng)設(shè)計方案,并通過VHDL語言編寫調(diào)制解調(diào)程序和QuartusII軟件建模對程序進(jìn)行仿真,通過引腳鎖定,下載程序到FPGA芯片EP1K30TC144
2013-06-08 17:47:1991

基于CPLD實現(xiàn)QPSK調(diào)制電路的設(shè)計

QPSK數(shù)字通信系統(tǒng)中一種常用的多進(jìn)制調(diào)制方式。其調(diào)制的基本原理:對輸入的二進(jìn)制序列按每兩位碼元分為一組,用載波的四種相位表征它們。
2014-09-04 10:21:551901

QPSK調(diào)制解調(diào)

QPSK調(diào)制解調(diào)的整個過程的講解和源代碼,之后會長傳在FPGA上的實現(xiàn)和調(diào)試
2016-12-12 21:36:1971

一種全數(shù)字雷達(dá)動目標(biāo)接收系統(tǒng)的設(shè)計與實現(xiàn)

一種全數(shù)字雷達(dá)動目標(biāo)接收系統(tǒng)的設(shè)計與實現(xiàn)
2017-01-17 19:54:2413

基于FPGA全數(shù)字FQPSK調(diào)制實現(xiàn)_楊峰

基于FPGA全數(shù)字FQPSK調(diào)制實現(xiàn)_楊峰
2017-03-19 11:38:262

一種基于FPGAQPSK信號源的設(shè)計

本文介紹了一種通過FPGA實現(xiàn)QPSK或更高階PSK信號的方法,可靈活地通過上位機的PCI總線控制參數(shù),產(chǎn)生不同載波頻率、不同脈沖寬度、不同占空比、不同重復(fù)周期等的QPSK信號,對雷達(dá)等系統(tǒng)的設(shè)計者具有很好的借鑒意義。
2017-11-24 17:09:442922

采用AD9789與FPGA相結(jié)合實現(xiàn)全數(shù)字QPSK射頻調(diào)制的方案

摘要: 一種采用AD9789與FPGA相結(jié)合,在FPGA實現(xiàn)全數(shù)字QPSK射頻調(diào)制的方案。介紹了AD9789的接口設(shè)計及配置流程,并給出了設(shè)計實例。 DVB-S標(biāo)準(zhǔn)只是規(guī)定了信道編碼及調(diào)制方式
2017-11-25 01:34:013547

基于QPSK數(shù)字調(diào)制解調(diào)的FPGA實現(xiàn)

實現(xiàn),其具有頻譜利用率高、頻譜特性好、抗干擾性能強、傳輸速率快等特點。運用verilog編寫在QPSK調(diào)制解調(diào)代碼以及ISE自帶的IP CORE在Xilinx公司的FPGA平臺上測試,結(jié)果表明系統(tǒng)可完全實現(xiàn)調(diào)制解調(diào)功能,并具有集成度高和可軟件升級等優(yōu)點。
2018-02-20 07:50:0019252

碼率QPSK信號的構(gòu)成及實現(xiàn)同步的方法介紹

由于具有較好的頻帶利用率和抗噪聲性能,QPSK已成為一種在測控和通信領(lǐng)域廣泛使用的數(shù)字調(diào)制方式。隨著軟件無線電的不斷發(fā)展,直接中頻數(shù)字解調(diào)已變得越來越容易,而時鐘同步和載波同步是解調(diào)的關(guān)鍵問題。因而在全數(shù)字接收機中,同步過程通常通過算法在FPGA或DSP中實現(xiàn),其通用性、互換性和移植性較強。
2019-05-15 08:29:005304

如何使用FPGA設(shè)計與實現(xiàn)一種全數(shù)字BPSK解調(diào)器

介紹一種全數(shù)字BPSK 解調(diào)器的設(shè)計及FPGA 實現(xiàn)。該解調(diào)器采用前向開環(huán)的結(jié)構(gòu)實現(xiàn)載波同步,與傳統(tǒng)的閉環(huán)反饋結(jié)構(gòu)相比,該解調(diào)器具有同步速度快,載波頻差估計范圍大等優(yōu)點,尤其適合用于突發(fā)數(shù)字通信系統(tǒng)
2018-12-13 17:56:4914

基于FPGA實現(xiàn)四相絕對移相鍵控技術(shù)調(diào)制電路的設(shè)計

四相絕對移相鍵控(QPSK)技術(shù)以其抗干擾性能強、誤碼性能好、頻譜利用率高等優(yōu)點,廣泛應(yīng)用于數(shù)字通信系統(tǒng)。隨著超大規(guī)模集成電路的出現(xiàn),FPGA數(shù)字通信系統(tǒng)中的應(yīng)用日益廣泛,目前已提出了多種基于FPGA實現(xiàn)QPSK的方法。
2020-07-21 17:34:131769

如何使用FPGA實現(xiàn)QPSK調(diào)制器的設(shè)計與實現(xiàn)

采用FPGA設(shè)計芯片技術(shù)對多進(jìn)制數(shù)字通信技術(shù)的QPSK調(diào)制實現(xiàn)進(jìn)行了設(shè)計研究,將調(diào)制器中原有多種專用芯片的功能集成在一片大規(guī)??删幊踢壿嬈骷?b class="flag-6" style="color: red">FPGA芯片上,實現(xiàn)了高度集成化,小型化。實際研究仿真表明,該方案具有突出的靈活性和高效性,為設(shè)計者提供了多種可自由選擇的設(shè)計方法和工具.
2020-07-22 17:51:1315

如何使用FPGA實現(xiàn)數(shù)字AM調(diào)制的設(shè)計

近年來,數(shù)字AM調(diào)制技術(shù)應(yīng)用越來越廣泛,具體應(yīng)用中多采用專用的調(diào)制芯片完成。文中介紹一種FPGA實現(xiàn)數(shù)字AM調(diào)制的方法,采用該方法設(shè)計的系統(tǒng)具有使用靈活、擴(kuò)展性強、便于集成等優(yōu)點。文中先討
2020-07-31 17:50:2219

如何使用FPGA實現(xiàn)高性能全數(shù)字鎖相環(huán)的設(shè)計

本文提出了一種適用范圍廣泛的全數(shù)字鎖相環(huán)(ADPLL)實現(xiàn)方法.在鎖相環(huán)輸入頻率未知的情況下,實現(xiàn)鎖相鎖頻功能。本文從全數(shù)字鎖相環(huán)的基本實現(xiàn)方式入手.進(jìn)行改進(jìn),并使用VH DL語言建模,使用FPGA進(jìn)行驗證。
2021-01-26 15:03:0065

如何使用FPGA實現(xiàn)高性能全數(shù)字鎖相環(huán)的設(shè)計

本文提出了一種適用范圍廣泛的全數(shù)字鎖相環(huán)(ADPLL)實現(xiàn)方法.在鎖相環(huán)輸入頻率未知的情況下,實現(xiàn)鎖相鎖頻功能。本文從全數(shù)字鎖相環(huán)的基本實現(xiàn)方式入手.進(jìn)行改進(jìn),并使用VH DL語言建模,使用FPGA進(jìn)行驗證。
2021-01-26 15:03:0018

基于多相濾波的正交采樣零中頻數(shù)字化接收及QPSK高速解調(diào)的FPGA實現(xiàn)

針對高速率QPSK數(shù)據(jù)傳輸鏈系統(tǒng),比較分析了數(shù)字中頻接收與零中頻接收的優(yōu)、缺點,并提出了一種基于多相濾波的寬帶中頻正交采樣數(shù)字零中頻接收方案?;?b class="flag-6" style="color: red">FPGA對此數(shù)字零中頻正交變換方案進(jìn)行了實現(xiàn)和驗證,同時,對一種全數(shù)字零中頻QPSK信號的高速解調(diào)算法及其FPGA硬件實現(xiàn)進(jìn)行了介紹。
2021-03-19 17:43:1211

如何使用FPGA實現(xiàn)全數(shù)字式前饋AGC的設(shè)計

為了解決抗干擾導(dǎo)航接收機中數(shù)字干擾對消結(jié)果的動態(tài)范圍過大問題,提出一種新的全數(shù)字式前饋自動增益控制(AGC)算法.研究了算法中各個參數(shù)的設(shè)置方法,并指出現(xiàn)場可編程門陣列(FPGA實現(xiàn)技巧.仿真
2021-04-01 10:27:3121

AD9853:可編程數(shù)字QPSK/16-QAM調(diào)制器過時數(shù)據(jù)表

AD9853:可編程數(shù)字QPSK/16-QAM調(diào)制器過時數(shù)據(jù)表
2021-04-15 11:19:028

一種基于FPGA的MSK調(diào)制器設(shè)計與實現(xiàn)

一種基于FPGA的MSK調(diào)制器設(shè)計與實現(xiàn)說明。
2021-04-27 14:08:4122

基于軟件無線電QPSK調(diào)制解調(diào)實現(xiàn)的研究畢業(yè)設(shè)計

基于軟件無線電QPSK調(diào)制解調(diào)實現(xiàn)的研究畢業(yè)設(shè)計免費下載。
2021-05-28 14:24:1235

基于FPGA的高性能全數(shù)字鎖相環(huán)

基于FPGA的高性能全數(shù)字鎖相環(huán)
2021-06-08 11:09:0145

無線通信中的IQ調(diào)制,BPSK調(diào)制QPSK調(diào)制,16QAM調(diào)制的理解

前面我們講了IQ調(diào)制和解調(diào)的原理,下來我們看一下如何應(yīng)用IQ調(diào)制實現(xiàn)MPSK調(diào)制QPSK、8PSK等)、MQAM調(diào)制(16QAM、64QAM等)。
2022-12-19 10:30:387107

QPSK調(diào)制

本文深入淺出地向讀者介紹了QPSK調(diào)制解調(diào)器的工作原理。從模擬通信到數(shù)字通信的轉(zhuǎn)變加速了QPSK技術(shù)的應(yīng)用。本文用歐拉公式輔助分析正弦和余弦的乘積,并通過SPICE仿真給出了一個1MHz正弦波
2023-06-09 14:21:57707

設(shè)計一個X頻段QPSK微波調(diào)制

電子發(fā)燒友網(wǎng)站提供《設(shè)計一個X頻段QPSK微波調(diào)制器.pdf》資料免費下載
2023-11-06 11:51:113

一種多音圈式全數(shù)字揚聲器的設(shè)計與實現(xiàn)

電子發(fā)燒友網(wǎng)站提供《一種多音圈式全數(shù)字揚聲器的設(shè)計與實現(xiàn).pdf》資料免費下載
2023-11-07 14:45:150

已全部加載完成

RM新时代网站-首页