RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>參考設(shè)計(jì)>fpga是什么?fpga經(jīng)典設(shè)計(jì)與應(yīng)用:基于FPGA的高速AD轉(zhuǎn)換系統(tǒng)

fpga是什么?fpga經(jīng)典設(shè)計(jì)與應(yīng)用:基于FPGA的高速AD轉(zhuǎn)換系統(tǒng)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評論

查看更多

相關(guān)推薦

FPGA與MSP430系統(tǒng)

大家好,最近對項(xiàng)目有一個(gè)新的想法,就是想用FPGA和MSP430組成一個(gè)新系統(tǒng),MSP430做主控芯片,FPGA用來接受高速AD的轉(zhuǎn)換的數(shù)字信號,并做FFT,將處理的數(shù)據(jù)再穿個(gè)MSP430做進(jìn)一步
2015-12-07 09:49:03

FPGA學(xué)習(xí)--FPGA應(yīng)用領(lǐng)域

FPGA,始終引領(lǐng)先進(jìn)的工藝?! ?b class="flag-6" style="color: red">fpga的優(yōu)勢  1)通信高速接口設(shè)計(jì)。FPGA可以用來做高速信號處理,一般如果AD采樣率高,數(shù)據(jù)速率高,這時(shí)就需要FPGA對數(shù)據(jù)進(jìn)行處理,比如對數(shù)據(jù)進(jìn)行抽取濾波
2020-10-26 14:35:32

FPGA學(xué)習(xí)總結(jié)[經(jīng)典推薦]

本帖最后由 eehome 于 2013-1-5 10:08 編輯 FPGA學(xué)習(xí)總結(jié)[經(jīng)典推薦]
2012-05-14 16:59:49

FPGA研發(fā)之道(2)FPGA和他那些小伙伴們(一)系統(tǒng)架構(gòu)組

的設(shè)計(jì)仍然可看做為高性能嵌入式系統(tǒng)的典型配置?! ?b class="flag-6" style="color: red">經(jīng)典的處理器+FPGA的配置中有多種的架構(gòu)形式,即多個(gè)處理器單元,可能是ARM,MIPS,或者DSP,FPGA也可能是多片的配置,具體架構(gòu)形式于具體處理的業(yè)務(wù)
2018-08-06 11:45:27

經(jīng)典FPGA PDF教程

經(jīng)典FPGAPDF教程
2012-08-17 09:35:27

經(jīng)典FPGA官方資料

非常經(jīng)典FPGA官方教程,給初學(xué)者一個(gè)很全面的認(rèn)識
2013-10-16 16:32:04

ADZS-BFFPGA-EZEXT

BOARD EVAL FPGA BLACKFIN EXTENDR
2023-03-30 12:06:40

Altera FPGA/CPLD經(jīng)典教材

Altera FPGA/CPLD設(shè)計(jì)與Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程從網(wǎng)上找到了一些Altera FPGA/CPLD經(jīng)典教材,包含夏宇聞老師的Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程(第2版)Altera FPGA/CPLD設(shè)計(jì)與Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程
2014-02-17 09:22:18

DLP-FPGA

MODULE USB-TO-FPGA TRAINING TOOL
2023-04-06 11:27:13

DLP-FPGA-M

MODULE USB-TO-FPGA TOOL W/MANUAL
2023-04-06 11:27:29

DLP-HS-FPGA-A

MODULE USB-TO-FPGA SPARTAN3
2023-04-06 11:27:13

DLP-HS-FPGA3

MODULE USB-TO-FPGA SPARTAN 3A
2023-04-06 11:27:11

OR4E6-FPGA-EV

BOARD EVAL FOR ORCA OR4E6 FPGA
2023-03-30 11:49:36

SOPC FPGA開發(fā)經(jīng)典教程

SOPC FPGA開發(fā)經(jīng)典教程
2013-08-09 11:08:42

TFPGA-002

TINYFPGA AX1
2024-03-14 22:18:36

TFPGA-003

TINYFPGA AX2
2024-03-14 22:18:36

TFPGA-004

TINYFPGA BX
2024-03-14 22:18:36

VIRTEX-5FPGA

VIRTEX-5FPGA - DC and Switching Characteristics - Xilinx, Inc
2022-11-04 17:22:44

[下載]fpga經(jīng)典教材

[BR]經(jīng)典FPGA算法教材:UMeyer-Baese - Digital Signal Processing with FPGA - Springer[BR]此書是關(guān)于各種DSP的FPGA實(shí)現(xiàn)的書
2009-06-09 00:18:16

從ASIC到FPGA轉(zhuǎn)換系統(tǒng)時(shí)鐘設(shè)計(jì)方案

從ASIC到FPGA轉(zhuǎn)換系統(tǒng)時(shí)鐘設(shè)計(jì)方案
2011-03-02 09:37:37

基于FPGA高速DAC的DDS設(shè)計(jì)與頻率調(diào)制

FPGA數(shù)字信號處理——基于FPGA高速DAC的DDS設(shè)計(jì)與頻率調(diào)制(一)——X現(xiàn)如今,隨著高速模數(shù)-數(shù)模轉(zhuǎn)換技術(shù)和FPGA的發(fā)展。FPGA高速性、并行性、高數(shù)據(jù)吞吐量與高速數(shù)模-模數(shù)轉(zhuǎn)換技術(shù)
2021-07-23 08:06:59

基于FPGA和TOE架構(gòu)實(shí)現(xiàn)多路采集與切換系統(tǒng)的方案

時(shí)間。針對上述研究現(xiàn)狀和分布式采集場景分析,本文介紹了一種基于FPGA和TOE架構(gòu),實(shí)現(xiàn)TCP/IP協(xié)議數(shù)據(jù)傳輸?shù)亩嗦凡杉c切換系統(tǒng)。該系統(tǒng)涉及并行數(shù)據(jù)采集、多路通道切換、TCP/IP協(xié)議通信等模塊
2021-07-12 08:30:00

基于FPGA高速AD轉(zhuǎn)換

本帖最后由 eehome 于 2013-1-5 10:01 編輯 基于FPGA高速AD轉(zhuǎn)換
2012-08-06 12:50:15

基于FPGA高速數(shù)字下變頻系統(tǒng)該怎么設(shè)計(jì)?

基于FPGA設(shè)計(jì)了一高速數(shù)字下變頻系統(tǒng),在設(shè)計(jì)中利用并行NCO和多相濾波相結(jié)合的方法有效的降低了數(shù)據(jù)的速率,以適合數(shù)字信號處理器件的工作頻率。
2019-09-26 07:06:35

基于FPGA高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì)

的輸入輸出接口設(shè)計(jì)就顯得尤為重要。1 高速采集系統(tǒng)介紹 數(shù)據(jù)采集系統(tǒng)原理框圖如圖1所示,輸入的中頻信號經(jīng)A/D采樣電路采樣后,轉(zhuǎn)換成LVDS信號送入FPGA中,或通過FPGA的端口RocketIO從高速接口
2018-12-18 10:22:18

基于FPGA的高精度頻率電壓線性F/V轉(zhuǎn)換系統(tǒng)設(shè)計(jì)

摘要設(shè)計(jì)了一種線性F/V轉(zhuǎn)換系統(tǒng)。傳感器輸出的脈沖頻率信號經(jīng)信號調(diào)理電路調(diào)理后輸入FPGA,FPGA測量脈沖信號的頻率,根據(jù)系統(tǒng)精度要求,需設(shè)計(jì)Q格式定點(diǎn)運(yùn)算,測得的頻率經(jīng)FPGA定點(diǎn)運(yùn)算后得到
2019-06-28 07:50:19

基于FPGA芯片的最小系統(tǒng)設(shè)計(jì)【最新FPGA畢業(yè)設(shè)計(jì)論文】

升級,具有容量大、邏輯功能強(qiáng),提高系統(tǒng)的穩(wěn)定性,而且兼有高速、高可靠性。越來越多的電子設(shè)計(jì)人員使用芯片進(jìn)行電子系統(tǒng)的設(shè)計(jì),通過基于FPGA 最小系統(tǒng)開發(fā)設(shè)計(jì),說明了FAPG 芯片研究的動(dòng)機(jī)和研究意義?;?b class="flag-6" style="color: red">FPGA芯片的最小系統(tǒng)設(shè)計(jì)【最新FPGA畢業(yè)設(shè)計(jì)論文】
2012-03-01 16:50:23

基于DSP和FPGA高速串行通信系統(tǒng)設(shè)計(jì)

基于DSP和FPGA高速串行通信系統(tǒng)設(shè)計(jì)
2015-03-16 15:47:04

如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?

高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?FPGA高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37

如何設(shè)計(jì)FPGA加密認(rèn)證系統(tǒng)

在現(xiàn)代電子系統(tǒng)的設(shè)計(jì)中,高速 FPGA運(yùn)行時(shí)需將其配置數(shù)據(jù)加載到內(nèi)部SRAM 中,改變SDRAM 里面的數(shù)據(jù),從而使FPGA實(shí)現(xiàn)不同的功能,即所謂的可重構(gòu)技術(shù)[1]。但是由于其采用的是基于SRAM
2019-08-05 06:43:09

開拓者FPGA

開拓者FPGA DEVB_121X160MM 6~24V
2023-03-28 13:06:25

怎么設(shè)計(jì)基于FPGA的視頻格式轉(zhuǎn)換系統(tǒng)?

設(shè)計(jì)使用了ALTERA 的EP3C1*84C6型號FPGA 作為視頻處理核心,連接兩片DDR2 SDRAM,DDR2芯片型號為M icron的MT47H 32M16BN _37E,作為系統(tǒng)的數(shù)據(jù)
2019-08-29 08:07:33

新起點(diǎn)FPGA

新起點(diǎn)FPGA DEVB_90X128MM 6~24V
2023-03-28 13:06:25

求大佬分享一款基于單片機(jī)+ FPGA的視頻制式的轉(zhuǎn)換系統(tǒng)

本文介紹了基于單片機(jī)+ FPGA 的視頻制式的轉(zhuǎn)換系統(tǒng), 利用單片機(jī)方便的嵌入性及靈活的可編程性, 再結(jié)合FPGA 強(qiáng)大的邏輯控制功能很好地克服了這些弊端, 實(shí)現(xiàn)了實(shí)時(shí)、高質(zhì)量的視頻圖像轉(zhuǎn)換, 同時(shí), 可以方便地改變系統(tǒng)參數(shù), 實(shí)現(xiàn)一機(jī)多用。
2021-06-04 06:24:11

資源分享季 (9)——FPGA在圖象處理中的應(yīng)用的論文.zip

本帖最后由 upmcu 于 2012-7-28 15:07 編輯 截圖:FPGA控制實(shí)現(xiàn)圖像系統(tǒng)視頻圖像采集.pdfFPGA在多制式視頻轉(zhuǎn)換系統(tǒng)中的應(yīng)用.pdfFPGA在圖象處理中
2012-07-28 14:28:52

非常實(shí)用的FPGA資料

的FIR濾波器設(shè)計(jì)與實(shí)現(xiàn)基于FPGA的UltraDMA數(shù)據(jù)記錄系統(tǒng)基于FPGA的車輛牌照識別系統(tǒng)的設(shè)計(jì)基于FPGA高速A_D轉(zhuǎn)換控制器設(shè)計(jì)基于FPGA高速實(shí)時(shí)圖像采集和自適應(yīng)閾值算法基于FPGA
2012-02-02 17:26:14

EasyGo FPGA Coder Block

概述EasyGo FPGA Coder Block是嵌入Matlab/Simulink里面的FPGA 仿真工具包軟件。提供了一些基礎(chǔ)的函數(shù)庫以及常用的控制函數(shù)模塊,配合
2022-05-19 09:16:05

EasyGo FPGA Solver

概述EasyGo FPGA Solver是EasyGo開發(fā)的專門部署在FPGA 硬件上的解算器軟件。根據(jù)不同的應(yīng)用需求,會(huì)有不同的FPGA Solver 選擇
2022-05-19 09:21:43

XC7VX690T-2FFG1157I——可編程邏輯FPGA

Xilinx?7系列FPGA由四個(gè)FPGA系列組成,可滿足各種系統(tǒng)要求,從低成本、小尺寸、成本敏感的高容量應(yīng)用到超高端連接帶寬、邏輯容量和信號處理能力,以滿足最苛刻的高性能應(yīng)用 
2022-08-30 17:04:09

經(jīng)典FPGA算法教材

經(jīng)典FPGA算法教材:UMeyer-Baese - Digital Signal Processing with FPGA - Springer 此書是關(guān)于各種DSP的FPGA實(shí)現(xiàn)的書包括DSP算法原理算法優(yōu)化以及FPGA的硬件實(shí)現(xiàn)包括完整的VHDLVerilog HDL代碼
2009-06-08 18:15:59655

EP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:00:57

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:03:19

基于FPGA高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

本文介紹了一種基于FPGA高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案,描述了系統(tǒng)的主要組成及FPGA 的實(shí)現(xiàn)方法。在硬件上FPGA 采用ACEX1K100 器件,用于實(shí)現(xiàn)A/D 轉(zhuǎn)換器的控制電路、多路
2009-12-19 16:02:3350

高速FPGA系統(tǒng)的信號完整性測試和分析

隨著FPGA器件的速度和容量日益提高,各種高速的并行和串行接口都廣泛應(yīng)用在FPGA上,其中典型的高速串行總線速率超過1Gb/s,這為設(shè)計(jì)和應(yīng)用人員提供了極大的靈活性,同時(shí)對于FPGA
2010-01-02 11:12:1230

Intel Agilex? F系列FPGA開發(fā)套件

系統(tǒng)(HPS)來評估SoC的特性及性能。Intel Agilex? F系列FPGA開發(fā)套件提供了一個(gè)完整的設(shè)計(jì)環(huán)境,其中包括采用PCI Express(PCIe)
2024-02-27 11:51:58

基于FPGA的多路高速串并轉(zhuǎn)換器設(shè)計(jì)

高速串并轉(zhuǎn)換器的設(shè)計(jì)是FPGA 設(shè)計(jì)的一個(gè)重要方面,傳統(tǒng)設(shè)計(jì)方法由于采用FPGA 的內(nèi)部邏輯資源來實(shí)現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗(yàn)證平臺中多路高
2010-09-22 08:29:4181

基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

為解決目前高速信號處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號,穩(wěn)
2010-11-02 15:27:4342

基于FPGA的虛擬測試系統(tǒng)實(shí)現(xiàn)

設(shè)計(jì)了一種基于FPGA的單板單片主控器件的低成本即插即用虛擬測試系統(tǒng)。系統(tǒng)包括兩路分立信號源、一路虛擬存儲(chǔ)示波器和16路高速虛擬邏輯分析儀,結(jié)合FPGA、高速DAC/ADC設(shè)計(jì)特點(diǎn),
2010-12-14 10:07:1216

FPGA在多制式視頻轉(zhuǎn)換系統(tǒng)中的應(yīng)用

FPGA 在多制式視頻轉(zhuǎn)換系統(tǒng)中的應(yīng)用 1 引言??? 目前, 在軍事、工業(yè)和醫(yī)學(xué)領(lǐng)域存在著大量的非標(biāo)準(zhǔn)視頻系統(tǒng), 其視頻信號只能在專業(yè)
2008-01-16 09:57:25823

什么是FPGA?FPGA是什么意思

什么是FPGA?FPGA是什么意思,本內(nèi)容詳加描述了FPGA的相關(guān)知識包括FPGA配置模式,PPGA特點(diǎn)及應(yīng)用
2011-12-07 13:39:0079099

基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 近年來筆記本電腦迅速普及和更新,其中大部分已經(jīng)
2009-04-22 19:56:151347

基于FPGA的多制式視頻轉(zhuǎn)換系統(tǒng)

分析了視頻轉(zhuǎn)換中的關(guān)鍵技術(shù),即,視頻掃描轉(zhuǎn)換和視頻圖像處理的基本原理,并給出了一種實(shí)際的實(shí)現(xiàn)方案,構(gòu)建了以FPGA為控制核心的視頻轉(zhuǎn)換硬件系統(tǒng)。利用FPGA對整個(gè)系統(tǒng)進(jìn)行
2009-05-05 20:37:16946

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用 概 述在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)和DSP無法比擬的優(yōu)勢。FPGA的時(shí)鐘頻率高,內(nèi)部時(shí)延小,全部控制邏輯都可由硬
2010-03-30 10:51:15881

FPGA設(shè)計(jì)的高速FIFO電路技術(shù)

FPGA設(shè)計(jì)的高速FIFO電路技術(shù) 本文主要介紹高速FIFO電路在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,相關(guān)電路主要有高速A/D轉(zhuǎn)換器、FPGA、SDRAM存儲(chǔ)器等。圖1為本方案的結(jié)構(gòu)框圖。在大容量
2010-05-27 09:58:592226

OrCAD FPGA系統(tǒng)規(guī)劃

  OrCAD FPGA系統(tǒng)規(guī)劃   創(chuàng)新的FPGA - PCB協(xié)同設(shè)計(jì)   該Cadence ®的OrCAD ® FPGA系統(tǒng)提供了一個(gè)完整的策劃,為FPGA - PCB協(xié)同設(shè)計(jì),使用戶能夠創(chuàng)建可擴(kuò)展解決方案的
2010-08-30 17:49:261748

基于FPGA高速誤碼測試儀的設(shè)計(jì)

誤碼測試儀是檢測通信系統(tǒng)可靠性的重要設(shè)備。傳統(tǒng)的誤碼測試儀基于CPLD和CPU協(xié)同工作,不僅結(jié)構(gòu)復(fù)雜,價(jià)格昂貴,而且不方便攜帶?;?b class="flag-6" style="color: red">FPGA的高速誤碼測試儀,采用FPGA來完成控制和
2011-05-06 16:03:0742

基于FPGA的LCoS驅(qū)動(dòng)和圖像處理系統(tǒng)設(shè)計(jì)

本文設(shè)計(jì)了基于FPGA的LCoS驅(qū)動(dòng)代碼及圖像的FFT變換系統(tǒng),為計(jì)算全息三維顯示圖像處理和顯示提供了硬件平臺
2011-06-28 09:36:461824

基于FPGA高速圖形幀存設(shè)計(jì)

幀存 是圖形顯示系統(tǒng)的核心部件之一,幀存的設(shè)計(jì)關(guān)系到系統(tǒng)的整體性能。介紹了一種高速圖形幀存的設(shè)計(jì)方法。該高速幀存采用SRAM作為存儲(chǔ)體,應(yīng)用 FPGA實(shí)現(xiàn)雙幀存交替切換、上電清
2011-07-13 17:57:4795

經(jīng)典FPGA算法教材

Classification by Granularity 1.2.2 Classification byTechnology 1.2.3 Benchmark for FPLs 圖 經(jīng)典FPGA算法教材封面 圖 教材目錄
2012-05-24 09:44:57467

入門經(jīng)典FPGA設(shè)計(jì)實(shí)戰(zhàn)(邏輯篇)》 高清掃描版 part1

特權(quán)出品的《FPGA設(shè)計(jì)實(shí)戰(zhàn)(邏輯篇)》 是FPGA的入門經(jīng)典圖書,有講解和例程,本資料僅僅為交流使用,學(xué)習(xí)的話請大家購買正版
2016-05-06 11:47:410

入門經(jīng)典FPGA設(shè)計(jì)實(shí)戰(zhàn)(邏輯篇)》 高清掃描版 part2

特權(quán)出品的《FPGA設(shè)計(jì)實(shí)戰(zhàn)(邏輯篇)》 是FPGA的入門經(jīng)典圖書,有講解和例程,本資料僅僅為交流使用,學(xué)習(xí)的話請大家購買正版
2016-05-06 11:47:410

FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計(jì)

FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計(jì)
2016-05-10 11:24:3324

高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì)

高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì),下來看看
2016-05-10 11:24:3315

基于FPGA高速DMUX設(shè)計(jì)

基于FPGA高速DMUX設(shè)計(jì),下來看看
2016-05-10 11:49:0216

FPGA高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

FPGA高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)。
2016-05-10 13:45:2841

基于FPGA高速A_D轉(zhuǎn)換控制器設(shè)計(jì)

基于FPGA高速A_D轉(zhuǎn)換控制器設(shè)計(jì)。
2016-05-10 13:45:2830

基于FPGA高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì)

基于FPGA高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì).
2016-05-10 17:06:4043

基于FPGA高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì)

基于FPGA高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì).
2016-05-10 17:06:4027

基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),下來看看
2016-05-10 17:06:4019

基于FPGA高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_楊江濤

基于FPGA高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:5135

基于FPGA的SDTVHDTV轉(zhuǎn)換的研究與設(shè)計(jì)

基于FPGA的SDTVHDTV轉(zhuǎn)換的研究與設(shè)計(jì)
2016-08-30 15:10:144

基于FPGA的多通道高速CMOS圖像采集系統(tǒng)

基于FPGA的多通道高速CMOS圖像采集系統(tǒng)
2016-08-30 15:10:148

基于FPGA高速圖像采集系統(tǒng)的研究與設(shè)計(jì)

基于FPGA高速圖像采集系統(tǒng)的研究與設(shè)計(jì)
2016-08-30 15:10:146

基于FPGA的新型高速CCD圖像數(shù)據(jù)采集系統(tǒng)

基于FPGA的新型高速CCD圖像數(shù)據(jù)采集系統(tǒng)
2016-09-22 13:05:3822

FPGA學(xué)習(xí)總結(jié)[經(jīng)典推薦]

單片機(jī)(Microcontrollers)學(xué)習(xí),FPGA學(xué)習(xí)總結(jié)[經(jīng)典推薦],感興趣的小伙伴可以瞧一瞧。
2016-11-03 15:15:39153

經(jīng)典FPGA算法教材(一)

經(jīng)典FPGA算法教材(一)
2017-01-18 20:35:0992

基于FPGA高速多通道AD采樣系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)_徐加彥

基于FPGA高速多通道AD采樣系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)_徐加彥
2017-01-18 20:23:5812

FPGA與DSPs高速互聯(lián)的方案

DSP與FPGA高速的數(shù)據(jù)傳輸有三種常用接口方式: EMIF, HPI 和 McBSP 方式。而采用 EMIF 接口方式, 利用 FPGA ( 現(xiàn)場可編程邏輯門陣列) 設(shè)計(jì) FIFO的接口電路,即可實(shí)現(xiàn)高速互聯(lián)。
2017-02-11 14:16:102487

基于雙DSP和雙FPGA高速圖像處理系統(tǒng)設(shè)計(jì)_吳雷

基于雙DSP和雙FPGA高速圖像處理系統(tǒng)設(shè)計(jì)_吳雷
2017-03-16 09:28:512

基于FPGA高速AD采集卡設(shè)計(jì)

采用FPGA實(shí)現(xiàn)對AD 輸出數(shù)據(jù)的高速采集
2017-08-30 17:16:0235

基于FPGA和DSP的高速圖像處理系統(tǒng)

基于FPGA和DSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:3119

基于FPGA與ad9252的時(shí)序約束高速解串設(shè)計(jì)

和底層工具Planahead實(shí)現(xiàn)高速串并轉(zhuǎn)換中數(shù)據(jù)建立時(shí)間和保持時(shí)間的要求,實(shí)現(xiàn)并行數(shù)據(jù)的正確輸出。最后通過功能測試和時(shí)序測試,驗(yàn)證了設(shè)計(jì)的正確性。此方法可適用于高端和低端FPGA,提高了系統(tǒng)設(shè)計(jì)的靈活性,降低了系統(tǒng)的成本。
2017-11-17 12:27:016488

基于FPGA高速PCB的設(shè)計(jì)

隨著現(xiàn)場可編程門陣列(FPGA)已發(fā)展成為真正的可編程系統(tǒng)級芯片,利用這些芯片設(shè)計(jì)印制電路板(PCB)的任務(wù)變得愈加復(fù)雜。要完全實(shí)現(xiàn)FPGA的功能,需要對PCB板進(jìn)行精心設(shè)計(jì)。采用高速FPGA進(jìn)行設(shè)計(jì)時(shí),在板開發(fā)之前和開發(fā)期間對若干設(shè)計(jì)問題進(jìn)行考慮是十分重要的。
2017-11-23 14:18:224715

基于FPGA的串行A/D轉(zhuǎn)換模塊設(shè)計(jì)

,通過并行接口的連接方式,該設(shè)計(jì)體現(xiàn)了FPGA高速度和VerilogHDL語言并行執(zhí)行程序的特點(diǎn),克服了傳統(tǒng)單片機(jī)A/D轉(zhuǎn)換速度慢的弊端。
2017-12-19 10:48:266010

從賽靈思FPGA設(shè)計(jì)流程看懂FPGA設(shè)計(jì)

FPGA仿真篇-使用腳本命令來加速仿真二 基于FPGA的HDMI高清顯示借口驅(qū)動(dòng) 基于FPGA灰度圖像高斯濾波算法的實(shí)現(xiàn) FPGA為什么比CPU和GPU快 基于Xilinx FPGA的視頻圖像采集
2018-02-20 20:32:0015820

ADI的FPGA夾層FMC176簡化了高速數(shù)據(jù)轉(zhuǎn)換器到FPGA的連接

Analog Devices, Inc. ( ADI)推出一款FPGA夾層卡(FMC) FMC176,該器件結(jié)合了JEDEC JESD204B SerDes(串行器/解串器)技術(shù),使數(shù)字和模擬設(shè)計(jì)人員得以簡化高速數(shù)據(jù)轉(zhuǎn)換器到FPGA的連接。
2018-10-01 11:03:001210

如何使用ARM處理器和FPGA進(jìn)行高速信號采集系統(tǒng)設(shè)計(jì)

本文提出了一種實(shí)現(xiàn)信號采集方案,介紹了由ARM 處理器S3C2410 和EP2C8 FPGA 組成的高速信號采集系統(tǒng)系統(tǒng)設(shè)計(jì),并著重介紹前端硬件的設(shè)計(jì),并就ARM 處理器和FPGA 的互聯(lián)設(shè)計(jì)進(jìn)行探討。利用FPGA 硬件控制A/D 轉(zhuǎn)換,達(dá)到了較好的效果,實(shí)現(xiàn)了信號的采集與存儲(chǔ)。
2018-11-02 15:46:0110

如何使用FPGA和DSP進(jìn)行高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

介紹了1種基于FPGA和DSP的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),其FPGA采用Altera公司ACEX 1K系列的EPIK50Tcl443器件,DSP芯片采用TI公司TMs320系列
2018-11-07 17:18:2418

FPGA視頻教程之使用FPGA進(jìn)行嵌入式信號處理系統(tǒng)設(shè)計(jì)視頻資料免費(fèi)下載

構(gòu)建數(shù)字視頻圖像處理系統(tǒng)的優(yōu)勢:,4、設(shè)計(jì)實(shí)例:基于FPGA的MPEG4AVC/H.264視頻編碼器核心算法;,5、設(shè)計(jì)基于FPGA高速數(shù)字信號處理系統(tǒng)的技巧
2019-03-29 16:53:5015

FPGA教程之FPGA系統(tǒng)設(shè)計(jì)的主要思路和方法初探資料說明

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA教程之FPGA系統(tǒng)設(shè)計(jì)的主要思路和方法初探資料說明包括了:1.FPGA的適用領(lǐng)域及選型FPGA系統(tǒng)設(shè)計(jì)典型流程,2.FPGA邏輯設(shè)計(jì)方法 弓|入ASIC的設(shè)計(jì)方法,3.FPGA設(shè)計(jì)的常用技巧,4.FPGA系統(tǒng)設(shè)計(jì)中的對與錯(cuò)
2019-04-04 17:19:5853

FPGA教程之FPGA系統(tǒng)設(shè)計(jì)與應(yīng)用的詳細(xì)資料說明

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA教程之FPGA系統(tǒng)設(shè)計(jì)與應(yīng)用的詳細(xì)資料說明包括了:1.Altera的FPGA體系結(jié)構(gòu)簡介,2.Altera的FPGA選型策略,3.嵌入式邏輯分析工具SignalTAPII的使用4.基于CPLD的FPGA配置方法
2019-04-04 17:47:0360

如何使用FPGA實(shí)現(xiàn)ADC采集系統(tǒng)的設(shè)計(jì)

基于FPGA高速數(shù)據(jù)采集方面有單片機(jī)和DSP 無法比擬的優(yōu)勢, FPGA 具有時(shí)鐘頻率高,內(nèi)部延時(shí)小, 全部控制邏輯由硬件完成, 速度快,效率高,組成形式靈活等特點(diǎn)。因此,本文研究并開發(fā)
2020-08-21 16:16:0029

基于FPGA+STM32雙處理器的高速數(shù)據(jù)采集系統(tǒng)

基于FPGA+STM32雙處理器的高速數(shù)據(jù)采集系統(tǒng)
2021-06-25 10:38:0464

基于FPGA高速大容量FLASH存儲(chǔ)

基于FPGA高速大容量FLASH存儲(chǔ)(單片機(jī)底層嵌入式開發(fā))-該文檔為基于FPGA高速大容量FLASH存儲(chǔ)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-07-30 16:46:4512

(18)FPGA串/并轉(zhuǎn)換的思想

(18)FPGA串/并轉(zhuǎn)換的思想1.1 目錄1)目錄2)FPGA簡介3)Verilog HDL簡介4)FPGA串/并轉(zhuǎn)換的思想5)結(jié)語1.2 FPGA簡介FPGA(Field
2021-12-29 19:40:562

使用高速NOR閃存配置FPGA

)等應(yīng)用中得到廣泛采用。汽車場景中攝像頭系統(tǒng)的快速啟動(dòng)時(shí)間要求就是很好的一個(gè)例子——車輛啟動(dòng)后后視圖像在儀表板顯示屏上的顯示速度是最為突出的設(shè)計(jì)挑戰(zhàn)。 上電后,FPGA立即加載存儲(chǔ)于NOR器件中的配置比特流。傳輸完成后,FPGA轉(zhuǎn)換為活動(dòng)(已配置)狀態(tài)。FP
2023-08-15 13:55:02331

非常經(jīng)典FPGA設(shè)計(jì)方法論.zip

非常經(jīng)典FPGA設(shè)計(jì)方法論
2022-12-30 09:22:093

已全部加載完成

RM新时代网站-首页