RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)有多少線可以重來?

PCB線路板打樣 ? 來源:一博科技 ? 作者: 姜杰 ? 2021-03-16 16:00 ? 次閱讀

走線熙熙,汲汲交期;走線攘攘,亟亟歸檔。

項(xiàng)目伊始,高速先生的內(nèi)心其實(shí)是抗拒的,因?yàn)閷?shí)在看不出仿真的必要:目標(biāo)信號DDR3L,數(shù)據(jù)速率最高800Mbps,地址控制類信號走線拓?fù)錇橐煌隙?、T型拓?fù)?。信號普通、速率尋常、拓?fù)浜唵巍?/p>

架不住客戶的一再堅(jiān)持,加上前期項(xiàng)目介入階段,客戶言辭閃爍,提供PCB文件時(shí)也不大爽快,似乎有難言之隱,高速先生漸生警覺——事情可能并沒有想象的那么簡單。客戶最終還是提供了單板文件,不過一直強(qiáng)調(diào)是外協(xié)設(shè)計(jì)的。

打開板子仔細(xì)查看,卻是險(xiǎn)象環(huán)生,高速先生精神為之一振,心里大概有了譜。雖然有了預(yù)判,不過,對于如此不走尋常路的設(shè)計(jì)以前只是耳聞,今日一見,難免興奮,實(shí)在想看看仿真結(jié)果與預(yù)期是否一致。

考慮選擇地址控制類信號作為仿真對象,之所以這么做除了因?yàn)樵搯伟宓拇祟愋盘柌季€激進(jìn),另一個(gè)原因是相對于絕大多數(shù)數(shù)據(jù)信號的點(diǎn)到點(diǎn)拓?fù)?,地址控制類信號通常是一拖多,而且沒有數(shù)據(jù)信號對應(yīng)的片內(nèi)端接來減小反射,因此出問題的概率相對較大。先看DDR3L地址控制類走線最長的信號波形(如下圖):高低電平分明,滿足閾值要求,邊沿單調(diào),沒有回溝,整體看來雖然有輕微的過沖和振鈴,不是十分完美,也算比較正常。

難道就這樣愉快的PASS了?不,還沒到重點(diǎn)。因?yàn)橥ǖ勒w仿真的結(jié)果會(huì)讓你得出截然相反的結(jié)論!不信請看同組地址信號同時(shí)運(yùn)行時(shí)黯然失色的眼圖:仿佛熬夜之后勉強(qiáng)睜開的眼睛,布滿血絲,感受到他的疲憊了嗎?

不好意思,放錯(cuò)圖了,應(yīng)該是這張。

單拎出來的信號質(zhì)量沒問題,同組信號一起運(yùn)行卻不給力,想必一直關(guān)注高速先生公眾號的朋友已經(jīng)想到了答案:串?dāng)_!是的,高速先生也這么想。尤其是在高速先生新近推出一期關(guān)于層間串?dāng)_的短視頻之后,串?dāng)_問題更是引起了不少人的關(guān)注。

回到本期案例,繼續(xù)抽絲剝繭。仔細(xì)觀察DDR3L地址信號走線之間的間距就能發(fā)現(xiàn)端倪:線寬0.1mm,相鄰走線air-gap也是0.1mm!而且還不是零散的個(gè)別現(xiàn)象,整個(gè)通道的地址控制類信號都是如此處理。

當(dāng)然了,以上關(guān)于串?dāng)_的推斷還只是大膽的假設(shè),下面就需要小心的求證。既然懷疑問題的癥結(jié)在于串?dāng)_,那么對比不同程度的串?dāng)_對通道信號的影響最具有說服力。好在仿真的時(shí)候可以調(diào)整串?dāng)_系數(shù),這樣就不必等客戶提供不同的PCB版本來逐一驗(yàn)證。提取參數(shù)時(shí)通過調(diào)整串?dāng)_系數(shù),先將串?dāng)_降低為原版本的75%,由于振鈴的減小,眼睛中的“血絲”開始減少,眼圖如下:

繼續(xù)調(diào)整串?dāng)_系數(shù),將串?dāng)_減小至原設(shè)計(jì)的50%,信號振鈴進(jìn)一步減小,眼圖逐漸恢復(fù)正常。

直接將串?dāng)_減小到原設(shè)計(jì)的5%,整個(gè)眼圖都變的精神抖擻,十分清爽。

通過仿真反饋,客戶最終還是把DDR3L的走線中心距調(diào)整至3W,線距調(diào)整后的通道仿真結(jié)果達(dá)到了預(yù)期的要求。

后來才了解到,初始版本PCB是客戶的一個(gè)Layout新手設(shè)計(jì),初生牛犢不怕虎,加上交期的壓力,走線約束設(shè)置出現(xiàn)偏差,于是就出現(xiàn)了這么一版試探信號底線的設(shè)計(jì),相信經(jīng)過這次返工的煎熬,串?dāng)_對這名Layout攻城獅而言不會(huì)再是書本上蒼白的理論。正所謂:走線熙熙,急趕交期;走線攘攘,串?dāng)_飆漲。只是,有多少走線可以重來,有多少單板經(jīng)得起等待?

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23080

    瀏覽量

    397494
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    276

    瀏覽量

    42242
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計(jì)高速模擬輸入信號走方法及規(guī)則

    本文主要詳解PCB設(shè)計(jì)高速模擬輸入信號走,首先介紹了PCB設(shè)計(jì)高速模擬輸入信號走方法,其次闡述了九大關(guān)于PCB設(shè)計(jì)高速模擬輸入信號走線規(guī)
    發(fā)表于 05-25 09:06 ?9125次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>高速模擬輸入信號走<b class='flag-5'>線</b>方法及規(guī)則

    混合信號PCB設(shè)計(jì)有什么注意事項(xiàng)?

    PCB設(shè)計(jì)中最常見的問題是什么?混合信號PCB設(shè)計(jì)有什么注意事項(xiàng)?
    發(fā)表于 04-25 07:11

    PCB設(shè)計(jì)有哪些問題需要注意?

    PCB發(fā)展趨勢PCB工藝難點(diǎn)PCB設(shè)計(jì)有哪些問題需要注意?
    發(fā)表于 04-25 08:24

    GSM手機(jī)在PCB設(shè)計(jì)有什么要求和技巧

    GSM手機(jī)在PCB設(shè)計(jì)有什么要求和技巧         手機(jī)PCB設(shè)計(jì)上的挑戰(zhàn)在于兩個(gè)地方:一是板面積小
    發(fā)表于 03-20 14:08 ?1218次閱讀

    開關(guān)電源的PCB設(shè)計(jì)(布局、排版、走)規(guī)范

    開關(guān)電源的PCB設(shè)計(jì)(布局、排版、走)規(guī)范,感興趣的小伙伴們可以看看。
    發(fā)表于 07-26 14:09 ?0次下載

    PCB設(shè)計(jì)布線中的3種特殊走技巧

    PCB設(shè)計(jì)布線中的3種特殊走技巧,學(xué)習(xí)資料,感興趣的可以看看。
    發(fā)表于 05-12 10:34 ?0次下載

    pcb開窗怎么設(shè)計(jì)_PCB設(shè)計(jì)怎樣設(shè)置走開窗

    本文主要介紹的是pcb開窗,首先介紹了PCB設(shè)計(jì)中的開窗和亮銅,其次介紹了如何實(shí)現(xiàn)PCB開窗上錫,最后闡述了PCB設(shè)計(jì)怎樣設(shè)置走
    發(fā)表于 05-04 15:37 ?3.8w次閱讀
    <b class='flag-5'>pcb</b>開窗怎么設(shè)計(jì)_<b class='flag-5'>PCB設(shè)計(jì)</b>怎樣設(shè)置走<b class='flag-5'>線</b>開窗

    PCB設(shè)計(jì)有哪些誤區(qū)PCB設(shè)計(jì)的十大誤區(qū)上部分內(nèi)有下部分鏈接

    本文檔的主要內(nèi)容詳細(xì)介紹的是PCB設(shè)計(jì)有哪些誤區(qū)PCB設(shè)計(jì)的十大誤區(qū)上部分。主要內(nèi)容包括了:1.PCB設(shè)計(jì)中的那些誤區(qū)2.濾波電容設(shè)計(jì)的那些事3.一直在“死磕”的布線細(xì)節(jié)4.“萬能”的地5.總結(jié)
    發(fā)表于 01-07 08:00 ?0次下載
    <b class='flag-5'>PCB設(shè)計(jì)有</b>哪些誤區(qū)<b class='flag-5'>PCB設(shè)計(jì)</b>的十大誤區(qū)上部分內(nèi)有下部分鏈接

    PCB設(shè)計(jì)有哪些誤區(qū)PCB設(shè)計(jì)的十大誤區(qū)下部分內(nèi)有上部分鏈接

    本文檔的主要內(nèi)容詳細(xì)介紹的是PCB設(shè)計(jì)有哪些誤區(qū)PCB設(shè)計(jì)的十大誤區(qū)下部分主要內(nèi)容包括了:1.時(shí)序及等長設(shè)計(jì)概述,2.共同時(shí)鐘并行總線時(shí)序設(shè)計(jì),3.源同步時(shí)鐘并行總線時(shí)序設(shè)計(jì),4.高速串行總線時(shí)序設(shè)計(jì),5.時(shí)序及等長設(shè)計(jì)總結(jié)
    發(fā)表于 01-07 08:00 ?0次下載
    <b class='flag-5'>PCB設(shè)計(jì)有</b>哪些誤區(qū)<b class='flag-5'>PCB設(shè)計(jì)</b>的十大誤區(qū)下部分內(nèi)有上部分鏈接

    高速PCB設(shè)計(jì)有沒有什么技巧

    PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說前面的準(zhǔn)備工作都是為它而做的, 在整個(gè)PCB中,以布線的設(shè)計(jì)過程限定最高,技巧最細(xì)、工作量最大。
    的頭像 發(fā)表于 01-17 17:40 ?1125次閱讀

    PCB設(shè)計(jì)有著怎樣的規(guī)范

    在流程上接收到的資料是否齊全(包括:原理圖、*.brd文件、料單、PCB設(shè)計(jì)說明以及PCB設(shè)計(jì)或更改要求、標(biāo)準(zhǔn)化要求說明、工藝設(shè)計(jì)說明文件)
    發(fā)表于 08-26 11:35 ?760次閱讀

    PCB設(shè)計(jì)有哪些地方容易錯(cuò)

    在基本的PCB設(shè)計(jì)時(shí)卻容易忽略最熟悉的最簡單的地方,而導(dǎo)致錯(cuò)誤出現(xiàn)。
    發(fā)表于 08-28 10:03 ?668次閱讀

    SMT生產(chǎn)設(shè)備對PCB設(shè)計(jì)有哪些要求

    SMT生產(chǎn)設(shè)備具有全自動(dòng)、高精度、高速度、高效益等特點(diǎn)。PCB設(shè)計(jì)必須滿足SMT設(shè)備的要求。SMT生產(chǎn)設(shè)備對設(shè)計(jì)的要求包括:PCB外形、尺寸,定位孔和夾持邊,基準(zhǔn)標(biāo)志( Mark),拼板,選擇元器件封裝及包裝形式,PCB設(shè)計(jì)的輸
    的頭像 發(fā)表于 03-30 11:35 ?3954次閱讀
    SMT生產(chǎn)設(shè)備對<b class='flag-5'>PCB設(shè)計(jì)有</b>哪些要求

    可以優(yōu)化ESD防護(hù)的PCB設(shè)計(jì)準(zhǔn)則

    PCB布線是ESD防護(hù)的一個(gè)關(guān)鍵要素,合理的PCB設(shè)計(jì)可以減少故障檢查及返工所帶來的不必要成本。在PCB設(shè)計(jì)中,由于采用了瞬態(tài)電壓抑止器(TVS)二極管來抑止因ESD放電產(chǎn)生的直接電荷
    的頭像 發(fā)表于 12-07 10:17 ?2388次閱讀

    有關(guān)PCB以及如何為PCB設(shè)計(jì)正確走的重要事項(xiàng)

    設(shè)計(jì) PCB 變得非常容易, 由于可用的工具負(fù)載。對于正在接觸PCB設(shè)計(jì)的初學(xué)者來說, 他可能不太關(guān)心PCB中使用的走特性。然而,當(dāng)你爬上梯子時(shí),注意
    的頭像 發(fā)表于 05-13 15:15 ?5321次閱讀
    有關(guān)<b class='flag-5'>PCB</b>走<b class='flag-5'>線</b>以及如何為<b class='flag-5'>PCB設(shè)計(jì)</b>正確走<b class='flag-5'>線</b>的重要事項(xiàng)
    RM新时代网站-首页