RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

你知道什么是晶體管微縮嗎?它又是個什么情況呢?

電子工程師 ? 來源:半導體行業(yè)觀察 ? 作者:半導體行業(yè)觀察 ? 2021-04-28 09:49 ? 次閱讀

你聽說過晶體管微縮嗎?晶體管微縮是什么情況?作為硬件工程師,不可不知。半導體行業(yè)中,“微縮(Scaling)”是一個經(jīng)常出現(xiàn)的詞語,比方說,我們經(jīng)常在半導體行業(yè)的新聞中聽到有關(guān)晶體管微縮(即把納米級(Nano-scale)的尺寸縮小至原子級別)的信息?;蛘?,我們又曾聽說過,我們?nèi)粘J褂玫?a target="_blank">智能手機電子設(shè)備由于采用了容量較大(Scaling)的存儲半導體,因此能夠存儲清晰度較高的視頻。無論什么樣的新聞,基本都意味著微縮(Scaling)的進步。

以上這些進步都是由元件接觸面積(Footprint)的縮小、三維結(jié)構(gòu)的擴大、新材料和革新結(jié)構(gòu)的采用所帶來的效果。如今的數(shù)字時代因以上這些技術(shù)的發(fā)展和進步而得以成立。如今,使我們的日常生活發(fā)生翻天覆地變化的電子設(shè)備是由于微縮(Scaling)而得以誕生的,而且,今天的我們只需動動手指就可以獲得海量的數(shù)字信息。

晶體管的微縮(Scaling)

就半導體的微縮(Scaling)而言,摩爾定律是眾所周知的。即當價格不變時,集成電路上可容納的元器件的數(shù)目每隔 18 個 -24 個月便會增加一倍,性能也將提升一倍。

最近幾十年來,隨著光刻(Lithography,在晶圓表面影印成線路圖案的加工技術(shù))和等離子蝕刻(Plasma Etching)技術(shù)的進步,半導體行業(yè)正在逐步縮小晶體管這一重要的(或者說是不可或缺的)構(gòu)成要素,且獲得了較大的發(fā)展。

此外,就半導體的技術(shù)節(jié)點(Technology Node)而言,一般指的是晶體管的閘極(Gate)的長度。比方說,所謂 0.5um 的技術(shù)節(jié)點指的就是閘極(Gate)長度為 0.5um 的晶體管。但是,隨著時代的發(fā)展,技術(shù)節(jié)點的定義也在變化,如今不再是晶體管相關(guān)的主要部分的尺寸指標,而僅是指代元件的代際的名稱。但是,隨著節(jié)點的微縮發(fā)展,人們對于提高元件的性能和功率、削減生產(chǎn)成本的目標從來沒有改變過。

高性能晶體管在 20nm 節(jié)點前后達到了微縮的極限。半導體行業(yè)的工程師們不得不探索其他設(shè)計晶體管的方法,因為如果縮小平面型(Planar)晶體管的水平尺寸,將會產(chǎn)生其他問題。

就三維 FinFET(鰭式場效應(yīng)晶體管)的結(jié)構(gòu)而言,晶體管的主要構(gòu)成要素相對于硅晶圓而言較立體,因此不會減少晶體管的溝道(Channel)的容量,而是縮小元件的接觸面積(Footprint)。就 FinFET 的微縮而言,作為提高元件性能的方法,一般是在提高 Fin 的高度的同時,為提高每個單元(Unit)面積的元件密度而縮小水平尺寸。

為了維持晶體管的微縮,以及獲得高性能、低功耗、低成本的元件,近年來實施的方法是往硅里添加鍺(Germanium),但要用 FinFET 技術(shù)超越 5nm 的節(jié)點,還是需要新材料!此外,壓層納米板(Nano Sheet)、納米線(Nano Wire)等新的材料很有可能成為新的解決方案。要對這些新材料進行加工,毫無疑問,微縮是必須的,且靈活運用原子層級別的成膜以及蝕刻工藝都是必須的。

接觸(Contact)層的微縮(Scaling)

如果縮小晶體管的尺寸,為了連接晶體管、排線層,就需要整體縮小接觸(Contact)層的尺寸。隨著代際的進步以及局部內(nèi)部聯(lián)系(Inter-connect)的密度越來越高,如果進一步推進微縮的發(fā)展,如今主流的銅配線將會面臨嚴重的課題。比方說,如果要進一步降低配線的寬幅、高度,則銅配線的電阻將會大幅度增高。半導體生產(chǎn)廠家在靈活運用既能防止銅污染又具有較高電阻值的新阻擋(Barrier)材料、新襯墊(Liner)材料的同時,力求減小阻擋(Barrier)層、襯墊(Liner)層的空間。另一種可能性是使用一種不需要阻擋(Barrier)層的其他金屬來取代銅,或者使用其他金屬與銅的合金。

存儲半導體容量的微縮(Scaling)-- 即容量的擴大

3D NAND 的存儲半導體容量的微縮(Scaling)是通過垂直方向的堆疊來實現(xiàn)的。就存儲半導體的結(jié)構(gòu)而言,單元(Cell)密度與堆疊層的層數(shù)成比例地增加。初期的 3D NAND 一般采用的是 24 層構(gòu)造的芯片,如今 96 層、128 層構(gòu)造的芯片已經(jīng)量產(chǎn),因此預計堆疊層數(shù)將會進一步增加。而且,每一層都需要均勻、光滑,且與下層緊密結(jié)合,因此堆疊層數(shù)帶來的課題也增加了。

堆疊層數(shù)的持續(xù)增加帶來了存儲半導體容量的擴大,而存儲半導體容量的擴大又使具有較高縱深比(Aspect)的存儲孔(Memory Hole)的蝕刻、階梯(Staircase)圖形的定義、字線(Word-line)的鎢填充等后續(xù)工藝更加復雜。此外,如果溝道(Channel)長度變長,電子遷移率會受到限制,影響設(shè)備的性能。眼下,人們正在推進運用重要的成膜工藝以及蝕刻工藝來切實推進新代際的發(fā)展。

匯總

如今最尖端的芯片毫無疑問是迄今為止設(shè)計、生產(chǎn)的產(chǎn)品中最先進的元件,也是歷經(jīng)幾十年人們推進微縮的直接成果。今天的縮小水平方向尺寸的、謀求縱向堆疊的元件所要求的性能(Performance)和成本(Cost)優(yōu)勢會因為半導體生產(chǎn)設(shè)備的進步、生產(chǎn)設(shè)備廠家和芯片廠家的強化合作而得以實現(xiàn)。

通過半導體的微縮(Scaling)發(fā)展,我們的工作、通勤、娛樂、通信方式獲得了翻天覆地的變化。作為改革(Innovation)的方向性,我們期待“More Moore(延續(xù)摩爾定律)”可以持續(xù)下去。作為支撐半導體行業(yè)得以發(fā)展的另一個方向性—-- 將各種各樣的技術(shù)融合到各種各樣的構(gòu)造、系統(tǒng)中的“More than Moore(新摩爾定律、超越摩爾定律)”戰(zhàn)略也頗受矚目。

未來,我們需要同時推進以上這兩個方向的進步,但是,要推進實現(xiàn)更智能(Smart)、更互聯(lián)(Connected)的社會而必須的速度和性能需要被應(yīng)用到更多的行業(yè)和領(lǐng)中。以上就是晶體管微縮解析,希望能給大家?guī)椭?/p>

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關(guān)注

    關(guān)注

    334

    文章

    27286

    瀏覽量

    218067
  • 元器件
    +關(guān)注

    關(guān)注

    112

    文章

    4709

    瀏覽量

    92205
  • NAND
    +關(guān)注

    關(guān)注

    16

    文章

    1681

    瀏覽量

    136118
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9682

    瀏覽量

    138079
收藏 人收藏

    評論

    相關(guān)推薦

    場效應(yīng)晶體管的區(qū)別是什么

    場效應(yīng)晶體管在多個方面存在顯著的區(qū)別,以下是對這兩者的比較: 一、工作原理 場效應(yīng) : 導電過程主要依賴于多數(shù)載流子的漂移運動,因此被稱為單極型晶體管。 通過柵極電壓(uGS)來
    的頭像 發(fā)表于 12-09 15:55 ?208次閱讀

    晶體管與場效應(yīng)的區(qū)別 晶體管的封裝類型及其特點

    晶體管與場效應(yīng)的區(qū)別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過控制基極電流來控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 12-03 09:42 ?179次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應(yīng)晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應(yīng)用場景等方面詳細闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?3090次閱讀

    CMOS晶體管和MOSFET晶體管的區(qū)別

    CMOS晶體管和MOSFET晶體管在電子領(lǐng)域中都扮演著重要角色,但它們在結(jié)構(gòu)、工作原理和應(yīng)用方面存在顯著的區(qū)別。以下是對兩者區(qū)別的詳細闡述。
    的頭像 發(fā)表于 09-13 14:09 ?1532次閱讀

    晶體管處于放大狀態(tài)的條件是什么

    晶體管是一種半導體器件,廣泛應(yīng)用于電子設(shè)備中。它具有三主要的引腳:基極(B)、發(fā)射極(E)和集電極(C)。晶體管的工作原理是通過控制基極和發(fā)射極之間的電流,來控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 07-18 18:15 ?1481次閱讀

    什么是光電晶體管?光電晶體管的工作原理和結(jié)構(gòu)

    光電晶體管是具有三端子(發(fā)射極、基極和集電極)或兩端子(發(fā)射極和集電極)的半導體器件,并具有光敏基極區(qū)域。雖然所有晶體管都對光敏感,但光電晶體管
    的頭像 發(fā)表于 07-01 18:13 ?2074次閱讀
    什么是光電<b class='flag-5'>晶體管</b>?光電<b class='flag-5'>晶體管</b>的工作原理和結(jié)構(gòu)

    什么是NPN晶體管?NPN晶體管的工作原理和結(jié)構(gòu)

    NPN晶體管是最常用的雙極結(jié)型晶體管,通過將P型半導體夾在兩N型半導體之間而構(gòu)成。 NPN 晶體管具有三端子:集電極、發(fā)射極和基極。 N
    的頭像 發(fā)表于 07-01 18:02 ?4930次閱讀
    什么是NPN<b class='flag-5'>晶體管</b>?NPN<b class='flag-5'>晶體管</b>的工作原理和結(jié)構(gòu)

    PNP晶體管符號和結(jié)構(gòu) 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關(guān)和控制電流的器件。與NPN晶體管相對應(yīng),PNP晶體管的結(jié)構(gòu)特點在于其三不同的半導體
    的頭像 發(fā)表于 07-01 17:45 ?2461次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結(jié)構(gòu) <b class='flag-5'>晶體管</b>測試儀電路圖

    什么是元宇宙,AR/VR和它又是什么關(guān)系?

    最近蘋果公司的Vision pro上市預售掀起了一波潮流,元宇宙的概念又火了。那么什么是元宇宙,AR/VR和它又是什么關(guān)系?
    的頭像 發(fā)表于 04-22 15:14 ?1636次閱讀

    如何提高晶體管的開關(guān)速度,讓晶體管快如閃電

    咱們今天講講電子世界的跑步選手——晶體管。這小東西在電子產(chǎn)品里就像是繼電賽跑的選手,開關(guān)的速度決定了電子設(shè)備的快慢。那么,如何才能提高晶體管的開關(guān)速度?來一探究竟。如果把晶體管比作一
    的頭像 發(fā)表于 04-03 11:54 ?679次閱讀
    如何提高<b class='flag-5'>晶體管</b>的開關(guān)速度,讓<b class='flag-5'>晶體管</b>快如閃電

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復合結(jié)構(gòu)。通過這種結(jié)構(gòu),第一
    的頭像 發(fā)表于 02-27 15:50 ?5300次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    晶體管的偏置定義和方式

    晶體管的偏置是指為了使晶體管正常工作,需要給晶體管的基極或發(fā)射極加上適當?shù)碾妷?,從而?b class='flag-5'>晶體管的工作點處于穩(wěn)定的狀態(tài)。
    的頭像 發(fā)表于 02-05 15:00 ?2004次閱讀
    <b class='flag-5'>晶體管</b>的偏置定義和方式

    晶體管Ⅴbe擴散現(xiàn)象是什么?

    晶體管并聯(lián)時,當需要非常大的電流時,可以將幾個晶體管并聯(lián)使用。因為存在VBE擴散現(xiàn)象,有必要在每一晶體管的發(fā)射極上串聯(lián)一小電阻。電阻R用
    發(fā)表于 01-26 23:07

    有什么方法可以提高晶體管的開關(guān)速度?

    有什么方法可以提高晶體管的開關(guān)速度? 電子行業(yè)一直在尋求提高晶體管速度的方法,以滿足高速和高性能計算需求。下面將詳細介紹幾種可以提高晶體管開關(guān)速度的方法: 1. 尺寸縮小:
    的頭像 發(fā)表于 01-12 11:18 ?1257次閱讀

    如何根據(jù)管腳電位判斷晶體管

    的基本結(jié)構(gòu)和工作原理 晶體管由三區(qū)域組成,分別是發(fā)射區(qū)(emitter)、基極區(qū)(base)和集電區(qū)(collector)。通過控制基極電流,可以控制集電區(qū)的電流,從而實現(xiàn)電信號的放大和控制?;鶚O、發(fā)射極和集電極是晶體管的三
    的頭像 發(fā)表于 01-09 17:29 ?2381次閱讀
    RM新时代网站-首页