RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet是什么新技術(shù)呢?

芯片工藝技術(shù) ? 來(lái)源:芯片工藝技術(shù) ? 作者:芯片工藝技術(shù) ? 2022-08-11 11:45 ? 次閱讀

最近兩天經(jīng)常看到Chiplet這個(gè)詞,以為是什么新技術(shù)呢,google一下這不就是幾年前都在提的先進(jìn)封裝嗎。最近資本市場(chǎng)帶動(dòng)了芯片投資市場(chǎng),和chiplet有關(guān)的公司身價(jià)直接飛天。帶著好奇今天扒一扒chiplet是什么:

Chiplet的概念其實(shí)很簡(jiǎn)單,就是硅片級(jí)別的重用。從系統(tǒng)端出發(fā),首先將復(fù)雜功能進(jìn)行分解,然后開(kāi)發(fā)出多種具有單一特定功能、可相互進(jìn)行模塊化組裝的裸芯片,如實(shí)現(xiàn)數(shù)據(jù)存儲(chǔ)、計(jì)算、信號(hào)處理、數(shù)據(jù)流管理等功能,并最終以此為基礎(chǔ),建立一個(gè)Chiplet的芯片網(wǎng)絡(luò)。

8ecde5d8-1897-11ed-ba43-dac502259ad0.png

chiplet就是把不同功能的裸芯片,也就是常說(shuō)的Die,通過(guò)某些渠道或者介質(zhì)對(duì)接封裝起來(lái),也就是Die-to-Die的技術(shù)。

8f19f8ba-1897-11ed-ba43-dac502259ad0.png

常規(guī)的半導(dǎo)體芯片一般都是2D平面工藝,一層膜,一層圖案,一層介質(zhì)實(shí)現(xiàn)特定功能,最終形成具備一些功能的芯片。后來(lái)芯片為了實(shí)現(xiàn)集成度更高,就會(huì)在一個(gè)Die上設(shè)計(jì)多個(gè)模塊功能,有負(fù)責(zé)計(jì)算的部分,通常是數(shù)字電路,也要設(shè)計(jì)負(fù)責(zé)I/O的部分,通常是模擬電路。這些模塊都在同一片die上面設(shè)計(jì)好,因此芯片面積都比較大。同時(shí)為了追求芯片性能,大家都想采用先進(jìn)制程,5nm、3nm、1nm,越小越好。但是越小制程難度越大,成本太高,再加上美國(guó)作梗,不是所有人都可以用得上5nm。

其實(shí)對(duì)于芯片,數(shù)字電路采用先進(jìn)制程可以明顯提高運(yùn)算性能,但是模擬電路采用先進(jìn)制程性能提升并不大,有點(diǎn)浪費(fèi)。

因此就可以想,把本來(lái)一個(gè)大的die,切割成兩塊或者多塊。數(shù)字電路部分采用新制程,模擬電路采用老制程,這樣既簡(jiǎn)化了設(shè)計(jì)步驟,又提高了先進(jìn)制程的利用率,I/O模塊也更經(jīng)濟(jì)。

8f431a9c-1897-11ed-ba43-dac502259ad0.png

8f706600-1897-11ed-ba43-dac502259ad0.png

另外采用chiplet降低了單位面積內(nèi)的芯片設(shè)計(jì)量,可以適當(dāng)減少芯片集成度,我的理解是采用14nm的工藝制程說(shuō)不定可以干5nm的事情。

明白了為什么采用chiplet,但是如何用chiplet,就需要die和die之間的互聯(lián)了。和我們做電路一樣的,芯片之間的互聯(lián)也需要協(xié)議,特別是對(duì)于這種先進(jìn)封裝,并沒(méi)有行業(yè)規(guī)定,每個(gè)芯片廠家設(shè)計(jì)的金屬對(duì)接口位置可能都不同,因此急需一個(gè)標(biāo)準(zhǔn)的出臺(tái)。

2022年三月份出現(xiàn)的UCIe, 即Universal Chiplet Interconnect Express,是IntelAMD、ARM、高通三星、臺(tái)積電、日月光、Google Cloud、Meta和微軟等公司聯(lián)合推出的Die-to-Die互連標(biāo)準(zhǔn),其主要目的是統(tǒng)一Chiplet(芯粒)之間的互連接口標(biāo)準(zhǔn),打造一個(gè)開(kāi)放性的Chiplet生態(tài)系統(tǒng)。UCIe在解決Chiplet標(biāo)準(zhǔn)化方面具有劃時(shí)代意義。

到目前為止,已經(jīng)成功商用的Die-to-Die互連接口協(xié)議多達(dá)十幾種,主要分為串行接口協(xié)議和并行接口協(xié)議。比較而言,串行接口一般延遲比較大,而并行接口可以做到更低延遲,但也會(huì)消耗更多的Die-to-Die互連管腳;而且因?yàn)橐M量保證多組管腳之間延遲的一致,所以每個(gè)管腳不易做到高速率。

8f9aefe2-1897-11ed-ba43-dac502259ad0.png

UCIe 成員分為三個(gè)級(jí)別:發(fā)起人、貢獻(xiàn)者和采用者。發(fā)起人由董事會(huì)組成并具有領(lǐng)導(dǎo)作用。貢獻(xiàn)者和發(fā)起者公司可以參與工作組,而采用者只能看到最終規(guī)范并獲得知識(shí)產(chǎn)權(quán)保護(hù)。

貢獻(xiàn)者成員名單如下:

8fd931bc-1897-11ed-ba43-dac502259ad0.png

董事會(huì)成員有:

9012b478-1897-11ed-ba43-dac502259ad0.png

但是chiplet也有一些難度,切成小die之后的封裝工作會(huì)加倍,精度和具體工藝都需要更精密的儀器設(shè)備來(lái)保證,估計(jì)又會(huì)被歐美日國(guó)家把控著。

做成芯片后的測(cè)試和原有芯片均不同,疊加后的芯片就像一個(gè)黑匣子一樣,不容易查找測(cè)試異常。

另外EDA設(shè)計(jì)軟件也要跟上,國(guó)內(nèi)的設(shè)計(jì)軟件目前很難做好這一塊的。

不過(guò)對(duì)于國(guó)內(nèi)半導(dǎo)體行業(yè)也是機(jī)遇,畢竟卡脖子問(wèn)題不解決,也不能做先進(jìn)制程,不能閑著不是。

9025c0fe-1897-11ed-ba43-dac502259ad0.png

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1605

    瀏覽量

    80578
  • 半導(dǎo)體芯片
    +關(guān)注

    關(guān)注

    60

    文章

    917

    瀏覽量

    70611
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    431

    瀏覽量

    12584

原文標(biāo)題:什么是Chiplet技術(shù),為啥突然熱起來(lái)了

文章出處:【微信號(hào):dingg6602,微信公眾號(hào):芯片工藝技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級(jí)小芯片(Chiplet)開(kāi)發(fā)成功并流片,這是一項(xiàng)突破性成就。這項(xiàng)創(chuàng)新標(biāo)志著芯片技術(shù)的關(guān)鍵進(jìn)步,展現(xiàn)了 Cadence 致力于通過(guò)其芯片架構(gòu)和框架推動(dòng)行業(yè)領(lǐng)先解決方案的承諾。
    的頭像 發(fā)表于 11-28 15:35 ?226次閱讀
    Cadence推出基于Arm的系統(tǒng)<b class='flag-5'>Chiplet</b>

    Chiplet技術(shù)有哪些優(yōu)勢(shì)

    Chiplet技術(shù),就像用樂(lè)高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨(dú)立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?297次閱讀

    2035年Chiplet市場(chǎng)規(guī)模將超4110億美元

    市場(chǎng)研究機(jī)構(gòu)IDTechEx近日發(fā)布了一份關(guān)于Chiplet技術(shù)的報(bào)告,預(yù)測(cè)到2035年,Chiplet市場(chǎng)規(guī)模將達(dá)到驚人的4110億美元。
    的頭像 發(fā)表于 10-22 17:21 ?461次閱讀

    IMEC組建汽車(chē)Chiplet聯(lián)盟

    來(lái)源:芝能智芯 微電子研究中心imec宣布了一項(xiàng)旨在推動(dòng)汽車(chē)領(lǐng)域Chiplet技術(shù)發(fā)展的新計(jì)劃。 這項(xiàng)名為汽車(chē)Chiplet計(jì)劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?265次閱讀
    IMEC組建汽車(chē)<b class='flag-5'>Chiplet</b>聯(lián)盟

    Primemas選擇Achronix eFPGA技術(shù)用于Chiplet平臺(tái)

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領(lǐng)導(dǎo)者 Achronix Semiconductor Corporation 和使用Chiplet 技術(shù)開(kāi)發(fā)創(chuàng)新 SoC Hub
    的頭像 發(fā)表于 09-18 16:16 ?511次閱讀

    國(guó)產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車(chē)”!

    在半導(dǎo)體行業(yè),技術(shù)的每一次革新都意味著競(jìng)爭(zhēng)格局的重新洗牌。隨著摩爾定律逐漸逼近物理極限,傳統(tǒng)芯片制造工藝面臨著前所未有的挑戰(zhàn)。在這一背景下,Chiplet(小芯片或芯粒)技術(shù)應(yīng)運(yùn)而生,為國(guó)產(chǎn)半導(dǎo)體
    的頭像 發(fā)表于 08-28 10:59 ?796次閱讀
    國(guó)產(chǎn)半導(dǎo)體新希望:<b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>助力“彎道超車(chē)”!

    突破與解耦:Chiplet技術(shù)讓AMD實(shí)現(xiàn)高性能計(jì)算與服務(wù)器領(lǐng)域復(fù)興

    ?改變企業(yè)命運(yùn)的前沿技術(shù)? 本期Kiwi Talks 將講述Chiplet技術(shù)是如何改變了一家企業(yè)的命運(yùn)并逐步實(shí)現(xiàn)在高性能計(jì)算與數(shù)據(jù)中心領(lǐng)域的復(fù)興。 當(dāng)我們勇于承擔(dān)可控的風(fēng)險(xiǎn)、積極尋求改變世界
    的頭像 發(fā)表于 08-21 18:33 ?1903次閱讀
    突破與解耦:<b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>讓AMD實(shí)現(xiàn)高性能計(jì)算與服務(wù)器領(lǐng)域復(fù)興

    前景一片大好的Chiplet,依然存在門(mén)檻問(wèn)題

    電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))Chiplet已然成為新世代半導(dǎo)體設(shè)計(jì)中被提及甚至使用最多的創(chuàng)新技術(shù),甚至在《麻省理工科技評(píng)論》列出的2024年十大突破科技中,Chiplet與Exascale級(jí)別超算
    的頭像 發(fā)表于 03-19 00:08 ?2488次閱讀

    Chiplet是否也走上了集成競(jìng)賽的道路?

    Chiplet會(huì)將SoC分解成微小的芯片,各公司已開(kāi)始產(chǎn)生新的想法、工具和“Chiplet平臺(tái)”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- package)形式。
    的頭像 發(fā)表于 02-23 10:35 ?913次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競(jìng)賽的道路?

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計(jì)和制造中將大型芯片的不同功能分解并分散實(shí)現(xiàn)在多個(gè)較小和專(zhuān)用的芯片(Chiplets)上的方法。這些較小的芯片隨后通過(guò)高速互
    的頭像 發(fā)表于 01-25 10:43 ?2143次閱讀
    什么是<b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>?

    Chiplet技術(shù)對(duì)英特爾和臺(tái)積電有哪些影響?

    Chiplet,又稱(chēng)芯片堆疊,是一種模塊化的半導(dǎo)體設(shè)計(jì)和制造方法。由于集成電路(IC)設(shè)計(jì)的復(fù)雜性不斷增加、摩爾定律的挑戰(zhàn)以及多樣化的應(yīng)用需求,Chiplet技術(shù)應(yīng)運(yùn)而生。
    的頭像 發(fā)表于 01-23 10:49 ?910次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>對(duì)英特爾和臺(tái)積電有哪些影響<b class='flag-5'>呢</b>?

    2023年Chiplet發(fā)展進(jìn)入新階段,半導(dǎo)體封測(cè)、IP企業(yè)多次融資

    電子發(fā)燒友網(wǎng)報(bào)道(文/劉靜)半導(dǎo)體行業(yè)進(jìn)入“后摩爾時(shí)代”,Chiplet新技術(shù)成為突破芯片算力和集成度瓶頸的關(guān)鍵。隨著技術(shù)的不斷進(jìn)步,先進(jìn)封裝、IC載板、半導(dǎo)體IP等環(huán)節(jié)廠商有望不斷獲益
    的頭像 發(fā)表于 01-17 01:18 ?2151次閱讀
    2023年<b class='flag-5'>Chiplet</b>發(fā)展進(jìn)入新階段,半導(dǎo)體封測(cè)、IP企業(yè)多次融資

    Chiplet成大芯片設(shè)計(jì)主流方式,開(kāi)啟IP復(fù)用新模式

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)Chiplet又稱(chēng)“小芯片”或“芯粒”,它是將一個(gè)功能豐富且面積較大的芯片裸片(die)拆分成多個(gè)芯粒(chiplet)。Chiplet技術(shù)讓芯片從設(shè)計(jì)之
    的頭像 發(fā)表于 01-12 00:55 ?2092次閱讀

    什么是Chiplet技術(shù)Chiplet技術(shù)有哪些優(yōu)缺點(diǎn)?

    Chiplet技術(shù)是一種將集成電路設(shè)計(jì)和制造的方法,其中一個(gè)芯片被分割成多個(gè)較小的獨(dú)立單元,這些單元通常被稱(chēng)為“chiplets”。每個(gè)chiplet可以包含特定的功能塊、處理器核心、內(nèi)存單元或其他
    的頭像 發(fā)表于 01-08 09:22 ?5184次閱讀

    新技術(shù)在生物樣本冷凍中的應(yīng)用案例分析

      一、冷凍樣本的新技術(shù)應(yīng)用   1. 低溫離心   低溫離心是一種比較先進(jìn)的生物樣本冷凍處理技術(shù),它可以在較低溫度下將樣本進(jìn)行離心,從而有效地分離和保存其中的細(xì)胞和分子。相比傳統(tǒng)的液氮冷凍方法
    發(fā)表于 12-26 13:30
    RM新时代网站-首页