RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ADC噪聲:時鐘輸入和相位噪聲,第 2 部分

星星科技指導員 ? 來源:ADI ? 作者:ADI ? 2023-06-30 16:59 ? 次閱讀

在本例中,我們將研究如何利用低抖動時鐘發(fā)生器AD9643對雙通道14位250 MSPS ADC進行計時。使用這些特定產品的常見時鐘頻率為9523.245 MHz,因此我們將為AD76使用30.72 MHz基準電壓源(外部振蕩器),并設置內部寄存器,為AD9523生成低抖動時鐘輸出?,F(xiàn)在讓我們回顧一下我們上次看到的抖動方程:

wKgZomSeoI-APCwDAAB4P5y74mk861.png

回想一下,我提到過,我們可以使用近似值來預測時鐘源抖動對SNR的影響。我提到寬帶相位噪聲是最重要的。我們可以使用AD9523從10 MHz偏移到編碼帶寬(245.76 MHz)的寬帶相位噪聲來預測ADC的SNR,如圖1所示。

wKgaomSeoJSAeZZuAAIifmErti0379.png

圖1.編碼帶寬內的相位噪聲近似

我從AD9523復制了在兩種條件下產生的相位噪聲圖。第一個輸出時鐘頻率為122.88 MHz,第二個輸出時鐘頻率為184.32 MHz?,F(xiàn)在我將做另一個近似值,盡管在術語上有點寬松。我將使用這兩個圖中的數(shù)據,并執(zhí)行線性插值,以近似地估算出輸出時鐘頻率為10.245 MHz時76 MHz偏移時的相位噪聲。

圖3.AD9523 相位噪聲,fCLOCK = 184.32 MHz

輸出頻率為122.88 MHz時,相位噪聲在158 MHz偏移時為-3307.10 dBc/Hz。同樣,輸出頻率為184.32 MHz時,相位噪聲為-156.2706 dBc/Hz。 執(zhí)行線性插值時,輸出頻率為10.245 MHz的76 MHz偏移處的預期相位噪聲為-154.21 dBc/Hz(如圖1所示)?,F(xiàn)在,我們將使用面積近似方程來獲得積分相位噪聲。

wKgaomSeoKOAOB9WAAC37hCK7-w612.png

現(xiàn)在我們有了我們需要的所有部分,但我們只缺少一個最終的方程式。我們需要計算這種抖動對AD9643SNR的影響。現(xiàn)在讓我們看看這個等式是什么樣子的,并插入我們所知道的。我們知道時鐘頻率和均方根抖動。根據AD9643數(shù)據手冊,我們在71 MHz模擬輸入頻率下的SNR值為4.140 dBFS。讓我們使用等式,看看結果是什么:

wKgaomSeoKiAAtAPAABjbqR5aSI322.png

因此,現(xiàn)在使用AD68為AD763計時,我們的預期SNR值為9643.9523 dBFS。最后的檢查是在實驗室中實際設置并檢查我們的數(shù)字。讓我們看一下圖 4,看看我們是如何進行計算的。

wKgZomSeoK2AWAkuAAIv8gDDBrk220.png

圖4.AD9523 時鐘頻率為AD9643,頻率為245.76 MHz,fIN = 140.1 MHz

實驗室結果顯示 SNR 值為 68.848 dBFS:這是一個相當不錯的結果!這告訴我們,我可能對AD9523的預期相位噪聲有點悲觀,但實際測量結果非常接近68.653 dBFS的預測值。再一次,很高興看到預測結果和測量結果之間如此一致的結果。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 振蕩器
    +關注

    關注

    28

    文章

    3832

    瀏覽量

    139032
  • adc
    adc
    +關注

    關注

    98

    文章

    6495

    瀏覽量

    544460
  • 時鐘發(fā)生器

    關注

    1

    文章

    200

    瀏覽量

    67276
收藏 人收藏

    評論

    相關推薦

    時鐘噪聲對于高速DAC相位噪聲的影響

    在所有器件特性中,噪聲可能是一個特別具有挑戰(zhàn)性、難以掌握的設計課題。本文主要介紹時鐘噪聲對于高速DAC相位噪聲的影響。
    發(fā)表于 07-28 09:35 ?1271次閱讀

    噪聲?壞噪聲?教你認識ADC輸入噪聲

    所有模數(shù)轉換器(ADC)都有一定數(shù)量的折合到輸入端的噪聲——它被看作一種與無噪聲ADC輸入端串
    發(fā)表于 07-29 11:40 ?3.6w次閱讀

    測量較低時鐘頻率的相位噪聲相位抖動

    衰減器,輸入一個25MHz的時鐘,并配置它,使我只改變一個(內部)輸出分頻因子2,以獲得從800MHz到50MHz的頻率。然后,我使用Agilent(現(xiàn)為是德科技)E5052B測量相位
    發(fā)表于 06-24 07:30

    時鐘抖動(CLK)和相位噪聲之間的轉換

    摘要:這是一篇關于時鐘(CLK)信號質量的應用筆記,介紹如何測量抖動和相位噪聲,包括周期抖動、逐周期抖動和累加抖動。本文還描述了周期抖動和相位噪聲
    發(fā)表于 04-22 10:16 ?4293次閱讀
    <b class='flag-5'>時鐘</b>抖動(CLK)和<b class='flag-5'>相位</b><b class='flag-5'>噪聲</b>之間的轉換

    時鐘輸入來改善ADC噪聲

      任何通過時鐘電路進入ADC噪聲都能直接到達輸出端。ADC中此電路的噪聲機制可認為是一個混頻器。當看到
    發(fā)表于 09-14 17:17 ?8次下載
    <b class='flag-5'>時鐘</b><b class='flag-5'>輸入</b>來改善<b class='flag-5'>ADC</b>的<b class='flag-5'>噪聲</b>

    測量時鐘頻率的相位噪聲相位抖動時出現(xiàn)的問題分析

    如果一個時鐘的載波頻率下降了N倍,那么我們預計相位噪聲會減少20log(N)。例如,每個除以因子2的除法應該導致相位
    的頭像 發(fā)表于 09-28 08:14 ?1.1w次閱讀
    測量<b class='flag-5'>時鐘</b>頻率的<b class='flag-5'>相位</b><b class='flag-5'>噪聲</b>和<b class='flag-5'>相位</b>抖動時出現(xiàn)的問題分析

    LDO基礎知識:噪聲 - 2部分

    LDO基礎知識:噪聲 - 2部分
    發(fā)表于 11-01 08:25 ?2次下載
    LDO基礎知識:<b class='flag-5'>噪聲</b> - <b class='flag-5'>第</b><b class='flag-5'>2</b><b class='flag-5'>部分</b>

    殘余相位噪聲測量從外部噪聲源中提取DUT噪聲

    殘余相位噪聲測量消除了外部噪聲源(如電源或輸入時鐘)的影響,而絕對相位噪聲測量則包括來自這些源的
    的頭像 發(fā)表于 02-02 11:55 ?1524次閱讀

    ADC輸入噪聲:沒有噪音是好噪音嗎?

    所有模數(shù)轉換器(ADC)都有一定量的輸入參考噪聲,建模為與無噪聲ADC輸入串聯(lián)的
    發(fā)表于 02-03 16:08 ?2159次閱讀
    <b class='flag-5'>ADC</b><b class='flag-5'>輸入</b><b class='flag-5'>噪聲</b>:沒有噪音是好噪音嗎?

    ADC噪聲時鐘輸入相位噪聲–測試設置

    使用了AD9643評估板,該評估板可以配置為使用AD9523驅動AD9643的時鐘輸入。如圖2所示,我們有AD9643評估板、HSC-ADC-EVALZ數(shù)據采集板、墻上電源、羅德施瓦茨
    的頭像 發(fā)表于 06-30 16:42 ?1816次閱讀
    <b class='flag-5'>ADC</b><b class='flag-5'>噪聲</b>:<b class='flag-5'>時鐘</b><b class='flag-5'>輸入</b>和<b class='flag-5'>相位</b><b class='flag-5'>噪聲</b>–測試設置

    ADC噪聲時鐘輸入相位噪聲, 1 部分

    這是為數(shù)不多的跨越圍欄是有利的情況之一。目前市面上的許多時鐘產品都指定器件的相位噪聲,而不指定抖動。讓我們來看看如何從相位噪聲變?yōu)槎秳?。然?/div>
    的頭像 發(fā)表于 06-30 16:58 ?1224次閱讀
    <b class='flag-5'>ADC</b><b class='flag-5'>噪聲</b>:<b class='flag-5'>時鐘</b><b class='flag-5'>輸入</b>和<b class='flag-5'>相位</b><b class='flag-5'>噪聲</b>,<b class='flag-5'>第</b> 1 <b class='flag-5'>部分</b>

    ADC噪聲時鐘輸入如何提供幫助

    通過時鐘電路進入ADC的任何噪聲都可能直接進入輸出。ADC中涉及該電路的噪聲機制可以被認為是混頻器。在查看
    的頭像 發(fā)表于 06-30 17:00 ?890次閱讀
    <b class='flag-5'>ADC</b><b class='flag-5'>噪聲</b>:<b class='flag-5'>時鐘</b><b class='flag-5'>輸入</b>如何提供幫助

    相位噪聲定義 相位噪聲來源 相位噪聲對信號的影響

    ,包括電路穩(wěn)定性不良、時鐘補償誤差、溫度變化、電磁干擾等。相位噪聲對信號有著廣泛的影響,包括降低信號的頻譜純度、引起功率泄露、產生頻率副瓣、導致系統(tǒng)誤碼率的提高等。 抖動是指信號的周期性變化,通常表現(xiàn)為時間軸上信號
    的頭像 發(fā)表于 01-29 13:54 ?949次閱讀

    什么是相位噪聲 產生相位噪聲的原因 相位噪聲的表示方法及影響

    什么是相位噪聲 產生相位噪聲的原因 相位噪聲的表示方法 相位
    的頭像 發(fā)表于 01-31 09:28 ?3241次閱讀

    時鐘抖動與相位噪聲的關系

    時鐘抖動和相位噪聲是數(shù)字系統(tǒng)和通信系統(tǒng)中兩個至關重要的概念,它們之間存在著緊密而復雜的關系。以下是對時鐘抖動和相位
    的頭像 發(fā)表于 08-19 18:01 ?715次閱讀
    RM新时代网站-首页