RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

多片DDR菊花鏈拓?fù)溥B接時(shí)末端的電阻都是起什么作用的呢?

凡億PCB ? 來源:凡億PCB ? 2023-12-18 15:58 ? 次閱讀

大家如果做過DDR的設(shè)計(jì)可能會(huì)發(fā)現(xiàn)在進(jìn)行多片DDR連線時(shí),通常在信號的末端會(huì)放置很多的電阻(如下圖所示),那么這些電阻都是起什么作用的呢?

f28b5d1c-9d7a-11ee-8b88-92fbcf53809c.png

f2968822-9d7a-11ee-8b88-92fbcf53809c.png

通常在DDR末端的電阻是為了防止信號反射的,起阻抗匹配的作用,之前我們介紹過另一種防止信號反射的解決措施,就是在信號的發(fā)送端串聯(lián)一個(gè)電阻,從信號源端把問題解決,我們本次講的端接方式是從信號的末端入手,消除信號反射!

信號末端端接的方式有很多種,基本端接樣式式如下圖所示:

f29d09f4-9d7a-11ee-8b88-92fbcf53809c.png

通常這些端接都可以有效的抑制信號的反射,不同的端接的應(yīng)用場景也是有點(diǎn)區(qū)別的。

終端匹配電阻通過調(diào)整傳輸線末端的阻抗,使得反射信號與原始信號相互抵消。當(dāng)傳輸線末端的阻抗與數(shù)據(jù)線之間的阻抗相匹配時(shí),反射波最小,從而提高信號傳輸?shù)馁|(zhì)量和穩(wěn)定性。

戴維南端接使用了兩個(gè)電阻并聯(lián)的方式,一個(gè)電阻下拉到地,一個(gè)電阻上拉到電源,其中接電源的電阻可以使驅(qū)動(dòng)器更加容易到達(dá)邏輯高電平,接地的電阻可以使驅(qū)動(dòng)器更加容易到達(dá)邏輯低電平,這兩個(gè)并聯(lián)電阻需要與傳輸線的阻抗相匹配,比如兩個(gè)電阻為R1和R2兩個(gè)電阻的阻值選取需要滿足公式Z0=R1*R2/R1+R2。

AC端接是在原有單一電阻端接上加了一個(gè)電容,一般采用0.1uF多層陶瓷電容,電容具有隔直流通交流的特性,因此可以有效的降低功率消耗,同時(shí)電容容值選取適當(dāng)可以有效消除信號的過沖和下沖。

肖特基二極管端接是由兩個(gè)二極管組成,傳輸線末端任何的信號反射,如果導(dǎo)致接收器輸入端上的電壓超過VCC和二極管的正向偏值電壓,該二極管就會(huì)正向?qū)ㄟB接到VCC上。該二極管導(dǎo)通從而將信號的過沖箝位到VCC和二極管的閾值電壓的和上。

同樣連接到地上的二極管也可以將信號的下沖限制在二極管的正向偏置電壓上。然而該二極管不會(huì)吸收任何的能量,而僅僅只是將能量導(dǎo)向電源或者是地。該端接能有效減小信號過沖和下沖,但是二極管的開關(guān)速度會(huì)限制響應(yīng)時(shí)間,所以較高速系統(tǒng)不合適。

端接的方式有很多種,但是其目的都是一樣的,都是為了改善信號的質(zhì)量,我們應(yīng)該在合適的場景下選擇相應(yīng)的端接方式。同時(shí)我們需要注意的是端接電阻需要盡量靠近最后一片DDR顆粒,這樣信號的改善效果最好。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 二極管
    +關(guān)注

    關(guān)注

    147

    文章

    9627

    瀏覽量

    166307
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    52

    文章

    8226

    瀏覽量

    146251
  • 阻抗匹配
    +關(guān)注

    關(guān)注

    14

    文章

    350

    瀏覽量

    30794
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    712

    瀏覽量

    65318
  • 陶瓷電容
    +關(guān)注

    關(guān)注

    3

    文章

    435

    瀏覽量

    23912

原文標(biāo)題:為什么多片DDR菊花鏈拓?fù)溥B接時(shí)末端需要接很多的電阻

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DDR終端匹配電阻的長度多少合適?

    上次我們對不加端接電阻和加端接電阻之后的仿真結(jié)果做了分析之后我們得出在DDR采用菊花拓?fù)?/b>結(jié)構(gòu)的
    的頭像 發(fā)表于 12-28 16:55 ?1075次閱讀
    <b class='flag-5'>DDR</b>終端匹配<b class='flag-5'>電阻</b>的長度多少合適?

    菊花連接4/8/16ADS1299,菊花的前八個(gè)通道會(huì)出現(xiàn)雜波,怎么解決?

    您好,我用菊花連接4/8/16 1299,均出現(xiàn)下圖里的情況,
    發(fā)表于 11-26 08:23

    采用菊花的方式連接ADS1299,有的是內(nèi)部信號的高電平有的是低電平,如何解決?

    您好,我采用菊花的方式連接1299,使用外部CLK,硬SPI通信。使用內(nèi)部生成的測試信號,在1K采樣率下,前7
    發(fā)表于 11-27 07:51

    如何讀取ADS1299菊花數(shù)據(jù)?

    菊花必須統(tǒng)一使用外部時(shí)鐘。級聯(lián)模式可以分別配置不同ADS1299。 5.bias引腳連接如下圖(將BIASINV
    發(fā)表于 12-04 06:56

    ADS1298采用哪種方式連接(級聯(lián)或者菊花)?

    方式連接(級聯(lián)或者菊花)? 2:右腿驅(qū)動(dòng)在腦電應(yīng)用中需要使用嗎?怎么連接和使用? 3:我們?nèi)绻褂?ADS1298 實(shí)現(xiàn)32通道單極性輸
    發(fā)表于 12-13 06:21

    【分享】Altium 4層核心板(菊花拓?fù)?/b>)案例

    模塊主要包含SDRAM、Flash、CPU、電源電路的常見4層板的設(shè)計(jì)思路,BGA出線方式,菊花(Fly-by)拓?fù)?/b>結(jié)構(gòu),蛇形等長的技巧應(yīng)用
    發(fā)表于 08-20 14:22

    SDRAM的電源系統(tǒng)及拓?fù)?/b>結(jié)構(gòu)

    ,一句話,DDR1/2采用星形結(jié)構(gòu),DDR3采用菊花鏈結(jié)構(gòu)?! ⊥匮a(bǔ)結(jié)構(gòu)只影響地址線的走線方式,不影響數(shù)據(jù)線。以下是示意圖。  星形拓?fù)?/b>  菊花
    發(fā)表于 12-03 10:48

    請問不同蕊可以設(shè)計(jì)成菊花方式進(jìn)行仿真嗎?

    請教一下,同一種芯片可以在板卡上進(jìn)行菊花方式進(jìn)行dsp設(shè)計(jì)。但是如果不同蕊可以設(shè)計(jì)成菊花
    發(fā)表于 12-24 14:25

    芯片菊花連接方式的ISP編程下載接口電路圖

    芯片菊花連接方式的ISP編程下載接口電路圖
    發(fā)表于 03-08 10:48 ?2299次閱讀
    <b class='flag-5'>多</b>芯片<b class='flag-5'>菊花</b><b class='flag-5'>鏈</b><b class='flag-5'>連接</b>方式的ISP編程下載接口電路圖

    DDR3_菊花連接

    DDR3_菊花連接,高速PCB設(shè)計(jì)理論基礎(chǔ),菊花設(shè)計(jì)的要求與規(guī)范。
    發(fā)表于 05-25 10:01 ?0次下載

    菊花拓?fù)?/b>的結(jié)構(gòu)是什么樣子的?

     菊花指的是一種由許多菊花串接在一形成的花環(huán),這通常是作為小孩的游戲,菊花一詞還廣泛的用來
    發(fā)表于 11-08 12:24 ?3.3w次閱讀
    <b class='flag-5'>菊花</b><b class='flag-5'>鏈</b><b class='flag-5'>拓?fù)?/b>的結(jié)構(gòu)是什么樣子的?

    ddr3菊花拓?fù)?/b>結(jié)構(gòu)是什么

     在DDR的PCB設(shè)計(jì)中,一般需要考慮等長和拓?fù)?/b>結(jié)構(gòu)。等長比較好處理,給出一定的等長精度通常是PCB設(shè)計(jì)師是能夠完成的。但對于不同的速率的DDR,選擇合適的拓?fù)?/b>結(jié)構(gòu)非常關(guān)鍵,在
    發(fā)表于 11-08 13:00 ?2.5w次閱讀
    <b class='flag-5'>ddr</b>3<b class='flag-5'>菊花</b><b class='flag-5'>鏈</b><b class='flag-5'>拓?fù)?/b>結(jié)構(gòu)是什么

    DDR加終端匹配電阻和不加信號質(zhì)量的區(qū)別

    DDR采用菊花拓?fù)?/b>結(jié)構(gòu)時(shí),由于信號傳輸線較長通常需要在DDR末端加上終端匹配
    的頭像 發(fā)表于 12-25 07:45 ?540次閱讀
    <b class='flag-5'>DDR</b>加終端匹配<b class='flag-5'>電阻</b>和不加信號質(zhì)量的區(qū)別

    DDR拓?fù)?/b>結(jié)構(gòu)的詳細(xì)解析

    在進(jìn)行DDR設(shè)計(jì)的時(shí)候,通常DDR會(huì)存在拓?fù)?/b>結(jié)構(gòu), 下面我們將詳細(xì)介紹一下各種拓?fù)?/b>結(jié)構(gòu)的區(qū)別
    的頭像 發(fā)表于 12-26 07:45 ?1282次閱讀
    <b class='flag-5'>DDR</b><b class='flag-5'>拓?fù)?/b>結(jié)構(gòu)的詳細(xì)解析

    為什么DDR菊花拓?fù)?/b>連接時(shí)末端需要接很多的電阻

    為什么DDR菊花拓?fù)?/b>連接時(shí)
    的頭像 發(fā)表于 12-29 13:54 ?980次閱讀
    RM新时代网站-首页