RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳細解讀先進封裝技術(shù)

射頻美學 ? 來源: SiP與先進封裝技術(shù) ? 作者: SiP與先進封裝技術(shù) ? 2024-01-23 16:13 ? 次閱讀

wKgaomWvdaGAL_jkAAI9A_oWnpU629.png

最近,在先進封裝領(lǐng)域又出現(xiàn)了一個新的名詞“3.5D封裝”,以前聽慣了2.5D和3D封裝,3.5D封裝又有什么新的特點呢?還是僅僅是一個吸引關(guān)注度的噱頭?

今天我們就詳細解讀一下。

首先,我們要了解以下幾個名詞的確切含義,2.5D,3D,Hybrid Bonding,HBM。

2.5D

在先進封裝領(lǐng)域,2.5D是特指采用了中介層(interposer)的集成方式,中介層目前多采用硅材料,利用其成熟的工藝和高密度互連的特性。 雖然理論上講,中介層中可以有TSV也可以沒有TSV,但在進行高密度互聯(lián)時,TSV幾乎是不可缺少的,中介層中的TSV通常被稱為2.5D TSV。 2.5D封裝的整體結(jié)構(gòu)如下圖所示。

wKgaomWvdaGAOn3LAAEaTaW6Y7c279.png

3D

和2.5D是通過中介層進行高密度互連不同,3D是指芯片通過TSV直接進行高密度互連。 大家知道,芯片面積不大,上面又密布著密度極高的電路,在芯片上進行打孔自然不是容易的事情,通常只有Foundry廠可以做得到,這也是為什么到了先進封裝時代,風頭最盛的玩家成了TSMC, Intel, Samsung這些工藝領(lǐng)先的芯片廠商。因為最先進的工藝掌握在他們手里,在這一點上,傳統(tǒng)的OSAT還是望塵莫及的。 在芯片上直接生成的TSV則被稱為3D TSV,3D封裝的整體結(jié)構(gòu)如下圖所示。

wKgaomWvdaGARTzDAACOdvm7shA387.png

Hybrid Bonding

Hybrid Bonding混合鍵合技術(shù),是一種在相互堆疊的芯片之間獲得更密集互連的方法,并可實現(xiàn)更小的外形尺寸。 下圖是傳統(tǒng)凸點和混合鍵合技術(shù)的結(jié)構(gòu)比較,傳統(tǒng)凸點間距是 50 微米,每平方毫米有大約 400 個連接?;旌湘I和Hybrid Bonding大約 10 微米的間距,可達到每平方毫米 10,000 個連接。

wKgaomWvdaKAH8FtAAUyuHJz3ag057.png

采用Hybrid Bonding技術(shù)可以在芯片之間實現(xiàn)更多的互連,并帶來更低的電容,降低每個通道的功率。 下圖是傳統(tǒng)凸點技術(shù)和混合鍵合技術(shù)的加工流程比較,混合鍵合技術(shù)需要新的制造、操作、清潔和測試方法。

wKgaomWvdaKAAuHkAAV4ut8qwo4456.png

從圖中我們可以看出,傳統(tǒng)凸點焊接技術(shù)兩個芯片中間是帶焊料的銅柱,將它們附著在一起進行回流焊,然后進行底部填充膠。 混合鍵合技術(shù)與傳統(tǒng)的凸點焊接技術(shù)不同,混合鍵合技術(shù)沒有突出的凸點,特別制造的電介質(zhì)表面非常光滑,實際上還會有一個略微的凹陷。在室溫將兩個芯片附著在一起,再升高溫度并對它們進行退火,銅這時會膨脹,并牢固地鍵合在一起,從而形成電氣連接。 混合鍵合技術(shù)可以將間距縮小到10 微米以下,可擴展的間距小于1微米,可獲得更高的載流能力,更緊密的銅互聯(lián)密度,并獲得比底部填充膠更好的熱性能。

HBM

隨著人工智能技術(shù)的發(fā)展和需求,HBM現(xiàn)在越來越火熱。 HBM(High-Bandwidth Memory )高帶寬內(nèi)存,主要針對高端顯卡GPU市場。HBM使用了3D TSV和2.5D TSV技術(shù),通過3D TSV把多塊內(nèi)存芯片堆疊在一起,并使用2.5D TSV技術(shù)把堆疊內(nèi)存芯片和GPU在Interposer上實現(xiàn)互連。下圖所示為HBM技術(shù)示意圖。

wKgaomWvdaKAQ1r0AAB9xlEakuQ471.png

HBM既使用了3D封裝技術(shù)和2.5D封裝技術(shù),應(yīng)該歸屬于哪一類呢?有人認為HBM屬于3D封裝技術(shù),也有人認為屬于2.5D封裝技術(shù),其實都不確切。 通過和HMC的比較,就能得出正確的結(jié)論。 HMC(Hybrid Memory Cube)混合存儲立方體,和HBM結(jié)構(gòu)非常相似,HMC通過3D TSV集成技術(shù)把內(nèi)存控制器(Memory Controller)集成到DRAM堆疊封裝里。下圖所示為HMC技術(shù)示意圖。

wKgaomWvdaKAILeCAAAyK0D4T5g976.png

對比HBM和HMC,我們可以看出,兩者很相似,都是將DRAM芯片堆疊并通過3D TSV互連,并且其下方都有邏輯控制芯片。 兩者的不同在于:HBM通過Interposer和GPU互連,而HMC則是直接安裝在Substrate上,中間缺少了Interposer和2.5D TSV。 在《基于SiP技術(shù)的微系統(tǒng)》一書中,我總結(jié)了12種當今最主流的先進封裝技術(shù)。下表是對這些主流先進封裝技術(shù)橫向比較。

wKgaomWvdaOAFrLRAACkX1_1kOw636.png

可以看出,現(xiàn)有的先進封裝技術(shù)中,HBM是唯一一種具備3D+2.5D的先進封裝技術(shù)。 如果HMC被稱為3D封裝,那么比其多了Interposer和2.5D TSV的HBM應(yīng)該被稱為什么呢? 一種新的封裝命名需要呼之欲出了! 按照以往的命名規(guī)則,2D封裝加上Interposer后就變成了2.5D,那么3D封裝加上Interposer自然就變成了3.5D,既合情合理,又符合了通用的命名法則。

3.5D

什么是3.5D,最簡單的理解就是3D+2.5D,不過,既然有了全新的名稱,必然要帶有新的技術(shù)加持,這個新技術(shù)是什么呢? 就是我們前文講述的混合鍵和技術(shù)Hybrid Bonding。 混合鍵合技術(shù)應(yīng)用于3D TSV的直接互連,省卻了Bump,其界面互連間距可小于10um甚至1um,其互連密度則可達到每平方毫米10000~1000000個點。

這是傳統(tǒng)的凸點互連遠遠無法達到的,因此,在高密度的3D互連中,凸點最終會消失,如下圖所示,這一點也是我在以前的文章中闡述過的。

wKgaomWvdaOAS9jEAAJAr7BfNeg530.png

wKgaomWvdaOAFk0mAAAY-lsCUeA969.png

wKgaomWvdaOAITIMAAIkrEY0vvM496.png

目前來說,3.5D就是3D+2.5D,再加上Hybrid Bonding技術(shù)的加持。

封裝技術(shù)分類

由于3.5D的提法已逐漸被業(yè)界所普遍接受,我因此也更新一下電子集成技術(shù)的分類法,將3.5D放到了列表中。 這樣,電子集成技術(shù)就分為:2D,2D+,2.5D,3D,3.5D,4D六種,如下圖所示:

wKgaomWvdaOAdT0MAAPpHZhvLXQ420.png

在更新的分類方法中,我并未強調(diào)Hybrid Bonding混合鍵合技術(shù),因此,3.5D最簡單的理解就是3D+2.5D。

在高密度先進封裝的3D互連中,凸點必將消失,混合鍵合Hybrid Bonding是必然的趨勢,因此也就無需特意強調(diào)了。

在12種當今最主流的先進封裝技術(shù)中,只有HBM滿足3D+2.5D結(jié)構(gòu),因此,HBM可以說是第一種真正的3.5D封裝技術(shù)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50714

    瀏覽量

    423136
  • 半導體
    +關(guān)注

    關(guān)注

    334

    文章

    27286

    瀏覽量

    218068
  • 3D封裝
    +關(guān)注

    關(guān)注

    7

    文章

    133

    瀏覽量

    27118
  • 先進封裝
    +關(guān)注

    關(guān)注

    2

    文章

    400

    瀏覽量

    241

原文標題:什么是3.5D封裝?

文章出處:【微信號:射頻美學,微信公眾號:射頻美學】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    HRP晶圓級先進封裝替代傳統(tǒng)封裝技術(shù)研究(HRP晶圓級先進封裝芯片)

    的研究,由深圳市華芯邦科技有限公司(Hotchip)提出,可解決元器件散熱、可靠性、成本、器件尺寸等問題,是替代傳統(tǒng)封裝技術(shù)解決方案之一。本文總結(jié)了HRP工藝的封裝特點和優(yōu)勢,詳細介紹
    的頭像 發(fā)表于 11-30 09:23 ?2152次閱讀
    HRP晶圓級<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>替代傳統(tǒng)<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>研究(HRP晶圓級<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>芯片)

    怎樣衡量一個芯片封裝技術(shù)是否先進?

    。如比較小的阻抗值、較強的抗干擾能力、較小的信號失真等等。芯片的封裝技術(shù)經(jīng)歷了好幾代的變遷,從DIP、QFP、PGA、BGA到CSP再到MCM。技術(shù)指標和電器性能一代比一代先進。
    發(fā)表于 10-28 10:51

    【6.2】技術(shù)解讀(框架、場景案例解讀

    `技術(shù)解讀(框架、場景案例解讀)`
    發(fā)表于 06-04 17:12

    先進封裝技術(shù)的發(fā)展與機遇

    論文綜述了自 1990 年以來迅速發(fā)展的先進封裝技術(shù),包括球柵陣列封裝(BGA)、芯片尺寸封裝(CSP)、圓片級
    發(fā)表于 12-14 11:14 ?28次下載

    臺積電解謎先進封裝技術(shù)

    先進封裝大部分是利用「晶圓廠」的技術(shù),直接在晶圓上進行,由于這種技術(shù)更適合晶圓廠來做,因此臺積電大部分的先進
    發(fā)表于 02-22 11:45 ?2519次閱讀
    臺積電解謎<b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    12種當今最主流的先進封裝技術(shù)

    一項技術(shù)能從相對狹窄的專業(yè)領(lǐng)域變得廣為人知,有歷史的原因,也離不開著名公司的推波助瀾,把SiP帶給大眾的是蘋果(Apple),而先進封裝能引起公眾廣泛關(guān)注則是因為臺積電(TSMC)。 蘋果說,我的i
    的頭像 發(fā)表于 04-01 16:07 ?3.5w次閱讀
    12種當今最主流的<b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    巨頭們先進封裝技術(shù)詳細解讀

    來源:半導體行業(yè)觀察 在上《先進封裝最強科普》中,我們對市場上的先進封裝需求進行了一些討論。但其實具體到各個廠商,無論是英特爾(EMIB、Foveros、Foveros Omni、Fo
    發(fā)表于 01-12 13:16 ?2238次閱讀
    巨頭們<b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的<b class='flag-5'>詳細</b><b class='flag-5'>解讀</b>

    先進封裝技術(shù)FC/WLCSP的應(yīng)用與發(fā)展

    先進封裝技術(shù)FC/WLCSP的應(yīng)用與發(fā)展分析。
    發(fā)表于 05-06 15:19 ?24次下載

    全面解讀電子封裝工藝技術(shù)

    全面解讀電子封裝工藝技術(shù)
    發(fā)表于 10-10 11:00 ?1151次閱讀

    先進封裝技術(shù)的發(fā)展與機遇

    近年來,先進封裝技術(shù)的內(nèi)驅(qū)力已從高端智能手機領(lǐng)域演變?yōu)楦咝阅苡嬎愫腿斯ぶ悄艿阮I(lǐng)域,涉及高性能處理器、存儲器、人工智能訓練和推理等。當前集成電路的發(fā)展受“四堵墻”(“存儲墻”“面積墻”“功耗墻
    發(fā)表于 12-28 14:16 ?4800次閱讀

    什么是先進封裝技術(shù)的核心

    level package),2.5D封裝(interposer,RDL等),3D封裝(TSV)等先進封裝技術(shù)。
    發(fā)表于 08-05 09:54 ?643次閱讀
    什么是<b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的核心

    什么是先進封裝?先進封裝技術(shù)包括哪些技術(shù)

    半導體產(chǎn)品在由二維向三維發(fā)展,從技術(shù)發(fā)展方向半導體產(chǎn)品出現(xiàn)了系統(tǒng)級封裝(SiP)等新的封裝方式,從技術(shù)實現(xiàn)方法出現(xiàn)了倒裝(FlipChip),凸塊(Bumping),晶圓級
    發(fā)表于 10-31 09:16 ?2290次閱讀
    什么是<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>?<b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>包括哪些<b class='flag-5'>技術(shù)</b>

    先進封裝技術(shù)綜述

    的電、熱、光和機械性能,決定著電子產(chǎn)品的大小、重量、應(yīng)用方便性、壽命、性能和成本。針對集成電路領(lǐng)域先進封裝技術(shù)的現(xiàn)狀以及未來的發(fā)展趨勢進行了概述,重點針對現(xiàn)有的先進
    的頭像 發(fā)表于 06-23 17:00 ?1609次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>綜述

    先進封裝技術(shù)-7扇出型板級封裝(FOPLP)

    先進封裝技術(shù)(Semiconductor Advanced Packaging) - 1 混合鍵合技術(shù)(上) 先進
    的頭像 發(fā)表于 12-06 11:43 ?528次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>-7扇出型板級<b class='flag-5'>封裝</b>(FOPLP)

    CoWoS先進封裝技術(shù)介紹

    隨著人工智能、高性能計算為代表的新需求的不斷發(fā)展,先進封裝技術(shù)應(yīng)運而生,與傳統(tǒng)的后道封裝測試工藝不同,先進
    的頭像 發(fā)表于 12-17 10:44 ?242次閱讀
    CoWoS<b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>介紹
    RM新时代网站-首页