完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): SNx4HC74 Dual D-Type Positive-Edge-Triggered Flip-Flops With Clear and Preset 數(shù)據(jù)表
SNx4HC74器件包含兩個獨立的D型正邊沿觸發(fā)觸發(fā)器。預設的低級別( PRE )或clear( CLR )輸入設置或重置輸出,無論其他輸入的水平如何。當 PRE 和 CLR 處于非活動狀態(tài)(高)時,數(shù)據(jù)(D)輸入的數(shù)據(jù)滿足建立時間要求將轉(zhuǎn)移到時鐘(CLK)脈沖正向邊沿的輸出。時鐘觸發(fā)發(fā)生在電壓電平,并且與CLK的上升時間沒有直接關(guān)系。在保持時間間隔之后,可以更改D輸入的數(shù)據(jù),而不會影響輸出的電平。
? |
---|
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Bits (#) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
Input Type |
3-State Output |
IOL (Max) (mA) |
Output Type |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
? |
SN54HC74-SP |
---|
HC ? ? |
2 ? ? |
6 ? ? |
2 ? ? |
28 ? ? |
0.04 ? ? |
37 ? ? |
CMOS ? ? |
No ? ? |
5.2 ? ? |
CMOS ? ? |
Space ? ? |
-55 to 125 ? ? |
CDIP CFP ? ? |
See datasheet (CDIP) See datasheet (CFP) ? ? |
無樣片 |