完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > Pcb layout
PCB印刷電路板,又稱(chēng)印制電路板,作為電子元件的載體,實(shí)現(xiàn)了電子元器件之間的線(xiàn)路連接和功能實(shí)現(xiàn)。
PCB(Printed circuit board)印刷電路板,又稱(chēng)印制電路板,作為電子元件的載體,實(shí)現(xiàn)了電子元器件之間的線(xiàn)路連接和功能實(shí)現(xiàn)。傳統(tǒng)的電路板工藝,采用了印刷蝕刻阻劑的工法,做出電路的線(xiàn)路及圖面,因此被稱(chēng)為印制電路板或印刷線(xiàn)路板。
特性
21世紀(jì)人類(lèi)進(jìn)入了信息化社會(huì),電子產(chǎn)業(yè)得到了飛速發(fā)展,人們的工作生活和各種電子產(chǎn)品密不可分。而作為電子產(chǎn)品不可缺少的重要載體-PCB,也扮演了日益重要的角色。電子設(shè)備呈現(xiàn)高性能、高速、輕薄的趨勢(shì),PCB作為多學(xué)科行業(yè)已成為電子設(shè)備最關(guān)鍵技術(shù)之一。PCB行業(yè)在電子互連技術(shù)中占有舉足輕重的地位。
PCB(Printed circuit board)印刷電路板,又稱(chēng)印制電路板,作為電子元件的載體,實(shí)現(xiàn)了電子元器件之間的線(xiàn)路連接和功能實(shí)現(xiàn)。傳統(tǒng)的電路板工藝,采用了印刷蝕刻阻劑的工法,做出電路的線(xiàn)路及圖面,因此被稱(chēng)為印制電路板或印刷線(xiàn)路板。
特性
21世紀(jì)人類(lèi)進(jìn)入了信息化社會(huì),電子產(chǎn)業(yè)得到了飛速發(fā)展,人們的工作生活和各種電子產(chǎn)品密不可分。而作為電子產(chǎn)品不可缺少的重要載體-PCB,也扮演了日益重要的角色。電子設(shè)備呈現(xiàn)高性能、高速、輕薄的趨勢(shì),PCB作為多學(xué)科行業(yè)已成為電子設(shè)備最關(guān)鍵技術(shù)之一。PCB行業(yè)在電子互連技術(shù)中占有舉足輕重的地位。
PCB設(shè)計(jì)流程
常規(guī)PCB設(shè)計(jì)包括建庫(kù)、調(diào)網(wǎng)表、布局、布線(xiàn)、文件輸出等幾個(gè)步驟,但常規(guī)PCB設(shè)計(jì)流程已經(jīng)遠(yuǎn)遠(yuǎn)不能滿(mǎn)足日益復(fù)雜的高速PCB設(shè)計(jì)要求。由于SI仿真、PI仿真、EMC設(shè)計(jì)、單板工藝等都需要緊密結(jié)合到設(shè)計(jì)流程中,同時(shí)為了實(shí)現(xiàn)品質(zhì)控制,要在各節(jié)點(diǎn)增加評(píng)審環(huán)節(jié),實(shí)際的PCB設(shè)計(jì)流程要復(fù)雜得多。圖中為PCB設(shè)計(jì)公司一博科技的較典型的PCB設(shè)計(jì)流程,能更好地解決高速設(shè)計(jì)帶來(lái)的問(wèn)題。
如何學(xué)習(xí)PCB layout
任務(wù)學(xué)習(xí)PCB Layout至少需要掌握的幾點(diǎn):
(1)電路的基本原理,可以參考《電路分析基礎(chǔ)》。
?。?)選擇Design 工具,推薦cadence,我也用過(guò)AD,個(gè)人感覺(jué)還是Cadence更強(qiáng)大順手。而且你本人想拿尖端科技的電路板,我不知道如何定義尖端,其實(shí)一個(gè)PCB 最挑戰(zhàn)的地方還是設(shè)計(jì)和成本Fab能力之間的矛盾,幾十層板(目前做過(guò)最多的48層,最少的24層),小的pin pitch,狹小的走線(xiàn)空間,苛刻信號(hào)質(zhì)量要求,繁瑣的走線(xiàn)約束,完成過(guò)后還有一些列的檢查,而這些工作我相信用Cadence來(lái)完成會(huì)更方便輕松。
?。?)會(huì)利用cadence畫(huà)原理圖,這點(diǎn)很重要,如果不知道電路原理,其實(shí)你很難做一個(gè)好的Placement(我不知道這個(gè)詞語(yǔ)是否通用,所以還是解釋一下:原理圖的器件在PCB的實(shí)際布局),本人覺(jué)得一個(gè)好的Placement其實(shí)就完成了一個(gè)PCB設(shè)計(jì)的一大半了。
(4)會(huì)根據(jù)原理圖利用好PCB的空間,做合理的Placement,保證最好的信號(hào)路徑,最大的信號(hào)走線(xiàn)空間。做完P(guān)lacement后調(diào)整好silk,這可是最后板子做出來(lái)的臉面。
?。?)會(huì)設(shè)計(jì)PCB的stackup,一個(gè)合理最優(yōu)的(不犧牲信號(hào)質(zhì)量的前提下,兼顧成本和走線(xiàn)復(fù)雜度,因?yàn)榭隙▽釉蕉嗑€(xiàn)越好走,但是成本越高)。設(shè)計(jì)走線(xiàn)約束規(guī)則,然后就是完成Layout。
?。▊€(gè)人覺(jué)得其實(shí)Layout在這個(gè)完整的過(guò)程中是最簡(jiǎn)單的,因?yàn)樵诩s束條件下,只要稍微有些經(jīng)驗(yàn)就可以完成最后的layout工作)
?。?)知道Fab廠(chǎng)家的實(shí)際Fab能力,當(dāng)然你得清楚你的PCB做出來(lái),廠(chǎng)家能否生成(如果你設(shè)計(jì)出100層的板子(就算有估計(jì)也是天價(jià)),我不知道哪個(gè)廠(chǎng)家可以生成出來(lái),我目前知道身邊最多Fab的也就60多層(40x60cm 10多W美金),還沒(méi)聽(tīng)過(guò)70層的)
?。?)會(huì)做報(bào)價(jià),知道每項(xiàng)Fab的收費(fèi),疊層,盲孔,埋孔,塞孔,背鉆,加工精度,鉆孔比要求,線(xiàn)寬等等,可以在原理圖初期就估算出報(bào)價(jià),甚至在設(shè)計(jì)時(shí)把成本考慮進(jìn)去,使最后的產(chǎn)品具有價(jià)格競(jìng)爭(zhēng)力。
?。?)完成PCB后會(huì)檢查,包括阻抗匹配等長(zhǎng)線(xiàn)寬檢查,電源線(xiàn)負(fù)載能力檢查,重復(fù)走線(xiàn)檢查,短路斷路檢查,信號(hào)回流路徑檢查等等關(guān)于信號(hào)的檢查,還有實(shí)際的Fab能力檢查,線(xiàn)寬檢查,線(xiàn)間距,線(xiàn)孔距等等。
?。?)生成Fab文件,交由Fab廠(chǎng)家生產(chǎn)。
(10)上面還遺漏了一點(diǎn),就BOM選項(xiàng),根據(jù)原理圖,考慮器件的成本供貨周期,對(duì)Placement影響情況(如果都是相同參數(shù)的電阻,大多數(shù)情況下我愿意選擇小尺寸的,因?yàn)榭梢怨?jié)約PCB空間)選擇最合適的器件。
總結(jié):雖然樓主只是問(wèn)了Layout問(wèn)題,但是這些看似和Layout無(wú)關(guān)的部分其實(shí),是Layout不可或缺的部分,如果你要開(kāi)自己的公司這些你不可能不知道,就算只是代工Layout,也許不需要Placement甚至設(shè)置約束條件,但是這些一定是必不可少的。
PCB Layout初學(xué)者必會(huì)知識(shí)總結(jié)
PCB是印刷電路板(即Printed Circuit Board)的簡(jiǎn)稱(chēng)。印刷電路板是組裝電子零件用的基板,是在通用基材上按預(yù)定設(shè)計(jì)形成點(diǎn)間連接及印制元件的印制板。該產(chǎn)品的主要功能是使各種電子零組件形成預(yù)定電路的連接,起中繼傳輸?shù)淖饔?,是電子產(chǎn)品的關(guān)鍵電子互連件,有“電子產(chǎn)品之母”之稱(chēng)。
本內(nèi)容為pcb layout初學(xué)者整理了相關(guān)的技術(shù)點(diǎn)及設(shè)計(jì)經(jīng)驗(yàn)、技巧等知識(shí),方便初學(xué)者快速上手。
一、pcb layout是什么
PCB是印刷電路板(即Printed Circuit Board)的簡(jiǎn)稱(chēng)。印刷電路板是組裝電子零件用的基板,是在通用基材上按預(yù)定設(shè)計(jì)形成點(diǎn)間連接及印制元件的印制板。該產(chǎn)品的主要功能是使各種電子零組件形成預(yù)定電路的連接,起中繼傳輸?shù)淖饔?,是電子產(chǎn)品的關(guān)鍵電子互連件,有“電子產(chǎn)品之母”之稱(chēng)。印刷電路板作為電子零件裝載的基板和關(guān)鍵互連件,任何電子設(shè)備或產(chǎn)品均需配備。其下游產(chǎn)業(yè)涵蓋范圍相當(dāng)廣泛,涉及一般消費(fèi)性電子產(chǎn)品、信息、通訊、醫(yī)療,甚至航天科技(資訊 行情 論壇)產(chǎn)品等領(lǐng)域。隨著科學(xué)技術(shù)的發(fā)展,各類(lèi)產(chǎn)品的電子信息化處理需求逐步增強(qiáng),新興電子產(chǎn)品不斷涌現(xiàn),使PCB產(chǎn)品的用途和市場(chǎng)不斷擴(kuò)展。新興的3G手機(jī)、汽車(chē)電子、LCD、IPTV、數(shù)字電視、計(jì)算機(jī)的更新?lián)Q代還將帶來(lái)比現(xiàn)在傳統(tǒng)市場(chǎng)更大的PCB市場(chǎng)。
LAYOUT是布局規(guī)劃的意思。
結(jié)合起來(lái):PCB LAYOUT就是印刷電路板布局布線(xiàn)的中文意思。
二、Pcb layout基礎(chǔ)之常用電子元器件英文
特別是在用PADS9.3或者allegro16.3畫(huà)原理圖時(shí),了解常用電子元器件英文是不可少的一個(gè)環(huán)節(jié)。經(jīng)常我們用一個(gè)零件的前三個(gè)英文字母來(lái)代替一個(gè)零件,pcb設(shè)計(jì)培訓(xùn)中例如:電阻用RES,電容用CAP,電感用IND,……等等。下面列舉了一些相信能幫助你。
電壓 voltage
電流 current
歐姆 Ohm
伏特 Volt
安培 Ampere
瓦特 Watt
電路 circuit
電路元件 circuit element,
電阻 resistance
電阻器 resistor
電感 inductance
電感器 inductor
電容 capacitance
電容器 capacitor
歐姆定律 Ohm’s law
基爾霍夫定律 Kirchhoff’s law
基爾霍夫電壓定律 Kirchhoff’s voltage law(KVL)
基爾霍夫電流定律 Kirchhoff’s current law(KCL)
回路 loop
網(wǎng)絡(luò) network
無(wú)源二端網(wǎng)絡(luò) passive two-terminal network
有源二端網(wǎng)絡(luò) active two-terminal network
三、pcb layout中必須要考慮的問(wèn)題
pcb設(shè)計(jì)畫(huà)電路邊框,邊框線(xiàn)與元件引腳焊盤(pán)最短距離不能小于2MM,(一般取5MM較合理)否則下料困難。同一電路板中,電源線(xiàn)。地線(xiàn)比信號(hào)線(xiàn)粗。
元件布局原則
一般原則:在PCB設(shè)計(jì)中,如果電路系統(tǒng)同時(shí)存在數(shù)字電路和模擬電路.pcblayout培訓(xùn)以及大電流電路,則必須分開(kāi)布局,使各系統(tǒng)之間藕合達(dá)到最小在同一類(lèi)型電路中,按信號(hào)流向及功能,分塊,分區(qū)放置元件。
輸入信號(hào)處理單元,輸出信號(hào)驅(qū)動(dòng)元件應(yīng)靠近pcb設(shè)計(jì)培訓(xùn)電路板邊,使輸入輸出信號(hào)線(xiàn)盡可能短,以減小輸入輸出的干擾。
元件放置方向: 元件只能沿水平和垂直兩個(gè)方向排列。否則不得于插件。 當(dāng)元件間電位差較大時(shí),元件間距應(yīng)足夠大,防止出現(xiàn)放電現(xiàn)象。
元件間距。對(duì)于中等密度板,小元件,如小功率電阻,電容,二極管,等分立元件彼此的間距與插件,焊接工藝有關(guān),波峰焊接時(shí),元件間距可以取50-100MIL(1.27–2.54MM)手工可以大些,如取100MIL,集成電路芯片,元件間距一般為100–150MIL在而已進(jìn)IC去藕電容要靠近芯片的電源秋地線(xiàn)引腳。不然濾波效果會(huì)變差。在數(shù)字電路中,為保證數(shù)字電路系統(tǒng)可靠工作,
在每一數(shù)字集成電路芯片的電源和地之間均放置IC去藕電容。去藕電容一般采用瓷片電容,容量為0.01~0.1UF去藕電容容量的選擇一般按系統(tǒng)工作頻率F的倒數(shù)選擇。此外,在電路電源的入口處的電源線(xiàn)和地線(xiàn)之間也需加接一個(gè)10UF的電容,以及一個(gè)0.01UF的瓷片電容。
時(shí)鐘電路元件盡量靠近單片機(jī)芯片的時(shí)鐘信號(hào)引腳,以減小時(shí)鐘電路的連線(xiàn)長(zhǎng)度。且下面最好不要走線(xiàn)。剛印刷導(dǎo)線(xiàn)電阻大,線(xiàn)上的電壓降也就大,影響電路的性能, 線(xiàn)寬太寬,則布線(xiàn)密度不高,板面積增加,除了增加成本外,也不利于小型化。
如果電流負(fù)荷以20A/平方毫米計(jì)算,當(dāng)覆銅箔厚度為0.5MM時(shí),(一般為這么多,)則1MM(約40MIL)線(xiàn)寬的電流負(fù)荷為1A,因此,線(xiàn)寬取1–2.54MM(40–100MIL)能滿(mǎn)足一般的應(yīng)用要求,大功率設(shè)備板上的地線(xiàn)和電源,根據(jù)功率大小,可適當(dāng)增加線(xiàn)寬,而在小功率的數(shù)字電路上,為了提高布線(xiàn)密度,最小線(xiàn)寬取0.254–1.27MM(10–15MIL)就能滿(mǎn)足。
四、pcb layout工程師應(yīng)該熟悉的幾種模塊
下面是在pcb設(shè)計(jì)中經(jīng)常會(huì)碰到的幾個(gè)模塊,作為一個(gè)pcb layout工程師應(yīng)該對(duì)這些熟悉。
I-mode 和 CHTML
i-mode是日本電信(NTT)的子公司DoCoMo在日本市場(chǎng)推出的無(wú)線(xiàn)通訊服務(wù)。是目前世界上使用人數(shù)最多(都在日本)的無(wú)線(xiàn)互聯(lián)網(wǎng)服務(wù)。I-mode 和 WAP
的主要區(qū)別在于:I-mode 的內(nèi)容是用CHTML寫(xiě)成的,因此現(xiàn)行的大部分網(wǎng)絡(luò)內(nèi)容只要稍做修改可以使用;而WAP使用的是WML,pcb
layout培訓(xùn)現(xiàn)有的網(wǎng)絡(luò)內(nèi)容必須轉(zhuǎn)化為WML才能被WAP所使用。
CHTML(Compact HTML)HTML的一種變體。與HTML大部分兼容。
-----------
藍(lán)牙(BlueTooth)
藍(lán)牙是一種支持設(shè)備短距離通信(一般是10m之內(nèi))的無(wú)線(xiàn)電技術(shù)。pcb
layout設(shè)計(jì)培訓(xùn)能在包括移動(dòng)電話(huà)、PDA、無(wú)線(xiàn)耳機(jī)、筆記本電腦、相關(guān)外設(shè)等眾多設(shè)備之間進(jìn)行無(wú)線(xiàn)信息交換。它的標(biāo)準(zhǔn)是IEEE802.15。工作在 2.4HGz
頻帶。帶寬為1Mb/s
?。ㄗⅲ核{(lán)牙這名字很有意思,來(lái)自公元10世紀(jì)統(tǒng)一丹麥和瑞典的斯堪的納維亞國(guó)王的名字。)
-----------
Wireless LAN
無(wú)線(xiàn)局域網(wǎng),是由局域網(wǎng)發(fā)展而來(lái),標(biāo)準(zhǔn)是IEEE802.11、IEEE802.11b 和IEEE802.11a。其中802.11b
工作在2.4GHz頻帶,帶寬可達(dá)11Mbps。而802.11a定義在5GHz頻帶,帶寬有望達(dá)到54Mb/s 。但相應(yīng)地,Wireless
HomeRF
HomeRF主要為家庭網(wǎng)絡(luò)設(shè)計(jì)的無(wú)線(xiàn)射頻技術(shù),是IEEE802.11與DECT的結(jié)合,旨在降低成本。HomeRF也采用了擴(kuò)頻技術(shù),工作在2.4GHz頻帶,目前HomeRF的帶寬為1~2Mb/s,未來(lái)會(huì)增到10Mb/s。
-----------
SyncML
SyncML是一種行業(yè)通用的移動(dòng)數(shù)據(jù)同步化協(xié)議。利用SyncML可使移動(dòng)設(shè)備上的數(shù)據(jù)與遠(yuǎn)程數(shù)據(jù)保持同步狀態(tài)。由Ericsson、 IBM、 Lotus、
Matsushita、Motorola、 Nokia、 Palm、 Psion和Starfish Software等公司組成的協(xié)會(huì)所開(kāi)發(fā)。
五、pcb layout基礎(chǔ)之電源、地線(xiàn)的處理
對(duì)每個(gè)從事電子產(chǎn)品設(shè)計(jì)的工程人員來(lái)說(shuō)都明白地線(xiàn)與電源線(xiàn)之間噪音所產(chǎn)生的原因,pcblayout既使在整個(gè)PCB板中的布線(xiàn)完成得都很好,但由于電源、 地線(xiàn)的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降,有時(shí)甚至影響到產(chǎn)品的成功率。所以對(duì)電、地線(xiàn)的布線(xiàn)要認(rèn)真對(duì)待,把電、地線(xiàn)所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。 現(xiàn)只對(duì)降低式抑制噪音作以表述:
A、用大面積銅層作地線(xiàn)用,在印制板上把沒(méi)被用上的地方都與地相連接作為地線(xiàn)用。pcb設(shè)計(jì)培訓(xùn)或是做成多層板,電源,地線(xiàn)各占用一層。
B、眾所周知的是在電源、地線(xiàn)之間加上去耦電容。
C、盡量加寬電源、地線(xiàn)寬度,最好是地線(xiàn)比電源線(xiàn)寬,它們的關(guān)系是:地線(xiàn)》電源線(xiàn)》信號(hào)線(xiàn),pcb設(shè)計(jì)通常信號(hào)線(xiàn)寬為:0.2~0.3mm,最經(jīng)細(xì)寬度可達(dá)0.05~0.07mm,電源線(xiàn)為1.2~2.5mm
對(duì)數(shù)字電路的PCB可用寬的地導(dǎo)線(xiàn)組成一個(gè)回路, 即構(gòu)成一個(gè)地網(wǎng)來(lái)使用(模擬電路的地不能這樣使用)。
六、pcb layout必須要了解EMI的三要素
只有先了解才有可能去避免它,減少它在電路中的危害。EMC電磁兼容是pcb layout必須的一課。不知道如何減少EMI,那么這樣做pcb layout是沒(méi)有很大價(jià)值的
電磁干擾三要素:
騷擾源
耦合途徑
敏感設(shè)備
為了實(shí)現(xiàn)電磁兼容,必須從上面三個(gè)基本要素出發(fā),運(yùn)用技術(shù)和組織兩方面措施。
所謂技術(shù)措施,就是從分析電磁騷擾源、耦合途徑和敏感設(shè)備著手,采取有效的 技術(shù)手段,抑制騷擾源、消除或減弱騷擾的耦合、降低敏感設(shè)備對(duì)騷擾的響應(yīng)或增加電磁敏感性電平;
為了對(duì)人為騷擾進(jìn)行限制,并驗(yàn)證所采用的技術(shù)措施的有效性,還必須采取組織措施,制定和遵循一套完整的標(biāo)準(zhǔn)和規(guī)范,進(jìn)行合理的頻譜分配,控制與管理頻譜的使用,依據(jù)頻率、工作時(shí)間、天線(xiàn)方向性等規(guī)定工作方式,分析電磁環(huán)境并選擇布置地域,進(jìn)行電磁兼容性管理等。
電磁騷擾源:任何形式的自然或電能裝置所發(fā)射的電磁能量,能使共享同一環(huán)境的人或其它生物受到傷害,或使其它設(shè)備、分系統(tǒng)或系統(tǒng)發(fā)生電磁危害,導(dǎo)致性能降低或失效,即稱(chēng)為電磁騷擾源。
耦合途徑:即傳輸電磁騷擾的通路或媒介。
敏感設(shè)備(Victim): 是指當(dāng)受到電磁騷擾源所發(fā)射的電磁量的作用時(shí),會(huì)受到傷害的人或其它生物,以及會(huì)發(fā)生電磁危害,導(dǎo)致性能降低或失效的器件、設(shè)備、分系統(tǒng)或系統(tǒng)。許多器件、設(shè)備、分系統(tǒng)或系統(tǒng)可以既是電磁騷擾源又是敏感設(shè)備。
七、pcb layout初學(xué)者如何理解差分信號(hào)
什么是差分信號(hào)? 通俗地說(shuō),就是驅(qū)動(dòng)端發(fā)送兩個(gè)等值、反相的信號(hào),接收端通過(guò)比較這兩個(gè)電壓的差值來(lái)判斷邏輯狀態(tài)“0”還是“1”。而承載差分信號(hào)的那一對(duì)線(xiàn)就稱(chēng)為差分線(xiàn)。差分線(xiàn)阻抗怎么算?各種差分信號(hào)的阻抗都不一樣的,比如USB的D+ D-,差分線(xiàn)阻抗是90ohm,1394的差分線(xiàn)是110ohm,最好先看看規(guī)格書(shū)或者相關(guān)資料?,F(xiàn)在已經(jīng)有很多計(jì)算阻抗工具,比如polar的si9000,影響差分阻抗的因素有線(xiàn)寬、差分線(xiàn)間距、介質(zhì)介電常數(shù)、介質(zhì)的厚度(差分線(xiàn)到參考面之間的介質(zhì)厚度),一般是調(diào)整差分線(xiàn)間距和線(xiàn)寬來(lái)控制差分阻抗的。做板的時(shí)候也要跟廠(chǎng)家說(shuō)明哪些線(xiàn)要控制阻抗。一個(gè)差分信號(hào)是用一個(gè)數(shù)值來(lái)表示兩個(gè)物理量之間的差異。從嚴(yán)格意義上來(lái)講,所有電壓信號(hào)都是差分的,因?yàn)橐粋€(gè)電壓只能是相對(duì)于另一個(gè)電壓而言的。在某些系統(tǒng)里,系統(tǒng)‘地’被用作電壓基準(zhǔn)點(diǎn)。當(dāng)‘地’當(dāng)作電壓測(cè)量基準(zhǔn)時(shí),這種信號(hào)規(guī)劃被稱(chēng)之為單端的。我們使用該術(shù)語(yǔ)是因?yàn)樾盘?hào)是用單個(gè)導(dǎo)體上的電壓來(lái)表示的。
對(duì)于 PCB LAYOUT工程師來(lái)說(shuō),最關(guān)注的還是如何確保在實(shí)際走線(xiàn)中能完全發(fā)揮差分走線(xiàn)的這些優(yōu)勢(shì)。也許只要是接觸過(guò) Layout 的人都會(huì)了解差分走線(xiàn)的一般要求,pcb設(shè)計(jì)那就是“等長(zhǎng)、等距”。等長(zhǎng)是為了保證兩個(gè)差分信號(hào)時(shí)刻保持相反極性,減少共模分量;等距則主要是為了保證兩者差分阻抗一致,減少反射。“盡量靠近原則”有時(shí)候也是差分走線(xiàn)的要求之一。 差分走線(xiàn)也可以走在不同的信號(hào)層中,但一般不建議這種走法,因?yàn)椴煌膶赢a(chǎn)生的諸如阻抗、過(guò)孔的差別會(huì)破壞差模傳輸?shù)男Ч?,引入共模噪聲。此外,如果相鄰兩層耦合不夠緊密的話(huà),會(huì)降低差分走線(xiàn)抵抗噪聲的能力,但如果能保持和周?chē)呔€(xiàn)適當(dāng)?shù)拈g距,串?dāng)_就不是個(gè)問(wèn)題。在一般頻率(GHz 以下),EMI 也不會(huì)是很?chē)?yán)重的問(wèn)題,實(shí)驗(yàn)表明,相距 500Mils 的差分走線(xiàn),在3 米之外的輻射能量衰減已經(jīng)達(dá)到 60dB,足以滿(mǎn)足 FCC 的電磁輻射標(biāo)準(zhǔn),所以設(shè)計(jì)者根本不用過(guò)分擔(dān)心差分線(xiàn)耦合不夠而造成電磁不兼容問(wèn)題。但所有這些規(guī)則都不是用來(lái)生搬硬套的,不少工程師似乎還不了解高速差分信號(hào)傳輸?shù)谋举|(zhì)。下面重點(diǎn)討論一下 PCB 差分信號(hào)設(shè)計(jì)中幾個(gè)常見(jiàn)的誤區(qū)。
認(rèn)為差分走線(xiàn)一定要靠的很近。讓差分走線(xiàn)靠近無(wú)非是為了增強(qiáng)他們的耦合,既可以提高對(duì)噪聲的免疫力,還能充分利用磁場(chǎng)的相反極性來(lái)抵消對(duì)外界的電磁干擾。雖說(shuō)這種做法在大多數(shù)情況下是非常有利的,但不是絕對(duì)的,如果能保證讓它們得到充分的屏蔽,不受外界干擾,那么我們也就不需要再讓通過(guò)彼此的強(qiáng)耦合達(dá)到抗干擾和抑制 EMI 的目的了。如何才能保證差分走線(xiàn)具有良好的隔離和屏蔽呢?增大與其它信號(hào)走線(xiàn)的間距是最基本的途徑之一,電磁場(chǎng)能量是隨著距離呈平方關(guān)系遞減的,一般線(xiàn)間距超過(guò)4 倍線(xiàn)寬時(shí),它們之間的干擾就極其微弱了,基本可以忽略。此外,通過(guò)地平面的隔離也可以起到很好的屏蔽作用,這種結(jié)構(gòu)在高頻的(10G 以上)IC 封裝PCB 設(shè)計(jì)中經(jīng)常會(huì)用采用,被稱(chēng)為 CPW 結(jié)構(gòu),可以保證嚴(yán)格的差分阻抗控制(2Z0)。
我實(shí)際工作的體會(huì):
如圖,大電流的模塊要挨近電源,弱電走向強(qiáng)電;數(shù)字地、模擬地一點(diǎn)共地;高頻的器件電源線(xiàn)、地線(xiàn)要避免長(zhǎng)線(xiàn);每個(gè)數(shù)字 ic 電源腳與接地腳之間,以最短路徑焊接高頻濾波電容,如 CC1 高頻瓷介電容,重要部位加鉭電容濾波。干擾大的部位用示波器就可以看清楚。
針對(duì) BGA 封裝的 PCB Layout 關(guān)鍵建議
本文要點(diǎn)深入了解BGA封裝。探索針對(duì)BGA封裝的PCBLayout關(guān)鍵建議。利用強(qiáng)大的PCB設(shè)計(jì)工具來(lái)處理BGA設(shè)計(jì)。電子設(shè)備的功能越來(lái)越強(qiáng)大,而體積卻...
2024-10-19 標(biāo)簽:PCB設(shè)計(jì)BGAPcb layout 1040 0
PCB Layout的設(shè)計(jì)要點(diǎn)及實(shí)例分享
信號(hào)線(xiàn)布在電源(地)層上: 在多層印制板布線(xiàn)時(shí),由于在信號(hào)線(xiàn)層沒(méi)有布完的線(xiàn)剩下已經(jīng)不多,再多加層數(shù)就會(huì)造成浪費(fèi)也會(huì)給生產(chǎn)增加一定的工作量,成本也相應(yīng)增加了,
2024-04-29 標(biāo)簽:集成電路元器件電路設(shè)計(jì) 972 0
對(duì)電流通過(guò)電阻器時(shí)的壓降進(jìn)行檢測(cè),需要從電阻器的兩端引出用于檢測(cè)電壓的圖案。電壓檢測(cè)連接如下圖(2)所示,建議從電阻器電極焊盤(pán)的內(nèi)側(cè)中心引出。
2023-05-09 標(biāo)簽:電機(jī)控制電流檢測(cè)電路Pcb layout 1544 0
淺談PCB Layout布線(xiàn)中地線(xiàn)GND的處理
模擬地線(xiàn)AGND,主要是用在模擬電路部分,如模擬傳感器的ADC采集電路,運(yùn)算放大比例電路等等。在這些模擬電路中,由于信號(hào)是模擬信號(hào),是微弱信號(hào),很容易受...
2023-03-21 標(biāo)簽:emcPcb layoutGND 2515 0
補(bǔ)償方式: 定義T1為T(mén)尺寸的外側(cè)補(bǔ)償常數(shù),取值范圈:0.3~1mm T2 為T(mén)尺寸的內(nèi)側(cè)補(bǔ)償常數(shù),取值范圈:0.3~1mm W1為W 尺寸的側(cè)...
2023-01-11 標(biāo)簽:pcbPcb layout 1684 0
12種PCB Layout設(shè)計(jì)實(shí)用技巧分享
貼片元器件之間的間距是工程師在layout時(shí)必須注意的一個(gè)問(wèn)題,如果間距太小焊膏印刷和避免焊接連錫難度非常大。
2022-12-30 標(biāo)簽:元器件電解電容Pcb layout 3123 0
關(guān)于DC-DC芯片應(yīng)用設(shè)計(jì)中的PCB Layout設(shè)計(jì)要點(diǎn)
DC-DC芯片布板需遵循一個(gè)非常重要的原則,即開(kāi)關(guān)大電流環(huán)路面積盡可能小。下圖所示的BUCK拓補(bǔ)結(jié)構(gòu)中可以看到芯片開(kāi)關(guān)過(guò)程中存在兩個(gè)大電流環(huán)路。
2022-12-28 標(biāo)簽:BUCK電感Pcb layout 846 0
細(xì)節(jié)決定成敗,PCB layout工程師的7個(gè)好習(xí)慣
其實(shí)現(xiàn)在不光高級(jí)的PCB設(shè)計(jì)軟件需要設(shè)置布線(xiàn)規(guī)則,一些簡(jiǎn)單易用的PCB工具同樣可以進(jìn)行規(guī)則設(shè)置。人腦畢竟不是機(jī)器,那就難免會(huì)有疏忽有失誤。
2022-08-26 標(biāo)簽:pcbPcb layout 1056 0
布線(xiàn)(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。走線(xiàn)的好壞將直接影響到整個(gè)系統(tǒng)的性能,大多數(shù)高速的設(shè)計(jì)理論也要最終經(jīng)過(guò)Layout得以實(shí)現(xiàn)并...
2022-08-12 標(biāo)簽:PCB設(shè)計(jì)電磁波Pcb layout 1625 0
PCB layout中的走線(xiàn)設(shè)計(jì)
PCB layout需要豐富的經(jīng)驗(yàn)和扎實(shí)的理論基礎(chǔ)支持,還要多踩幾個(gè)坑,多做幾個(gè)仿真加深對(duì)走線(xiàn)的理解,才能形成閉環(huán)的走線(xiàn)設(shè)計(jì)。
2022-07-19 標(biāo)簽:電路板地線(xiàn)Pcb layout 3840 0
類(lèi)別:電源技術(shù) 2021-11-07 標(biāo)簽:電源設(shè)計(jì)Pcb layout
走線(xiàn)規(guī)則技巧及PCB制程培訓(xùn)講座立即下載
類(lèi)別:PCB設(shè)計(jì)規(guī)則 2015-10-23 標(biāo)簽:PCB制程ECADPCB LAYOUT
類(lèi)別:電源技術(shù) 2014-03-31 標(biāo)簽:Pcb layout
類(lèi)別:PCB設(shè)計(jì)規(guī)則 2013-09-13 標(biāo)簽:PCBPCB LAYOUT
類(lèi)別:PCB設(shè)計(jì)規(guī)則 2013-07-07 標(biāo)簽:PCB_layout
神速-三天學(xué)會(huì)PADS PCB Layout立即下載
類(lèi)別:PCB設(shè)計(jì)規(guī)則 2012-11-16 標(biāo)簽:PADSPCB Layout
原創(chuàng)看圖快速學(xué)PADS_LAYOUT_PCB拼板教程立即下載
類(lèi)別:PCB設(shè)計(jì)規(guī)則 2012-11-16 標(biāo)簽:PADSPCB LAYOUT
類(lèi)別:PCB設(shè)計(jì)規(guī)則 2012-07-12 標(biāo)簽:展訊PCB Layout
類(lèi)別:電子教材 2012-03-15 標(biāo)簽:pcb layout
PADS Layout的bug那么多,為什么還是有些人特別喜歡用?
? 你接觸的第一款PCB軟件是啥? 先問(wèn)一個(gè)簡(jiǎn)單的問(wèn)題:如果有人問(wèn)你接觸的第一款PCB設(shè)計(jì)軟件是什么?大多老工程師可能不加思索:TANGO/PROGEL...
如何在PCB Layout的不同階段使用EMC分析來(lái)檢查項(xiàng)目
電磁兼容性(EMC) 通常被定義為產(chǎn)品在其環(huán)境內(nèi)發(fā)揮作用而不引入電磁干擾的能力。EMC 合規(guī)性是將產(chǎn)品推向市場(chǎng)的必要條件。
2020-04-07 標(biāo)簽:emiemcPcb layout 2785 0
布線(xiàn)(Layout)是PCB設(shè)計(jì)工程師zui基本的工作技能之一。
2019-09-15 標(biāo)簽:pcbPcb layout 1112 0
驅(qū)動(dòng)端發(fā)送兩個(gè)等值、反相的信號(hào),接收端通過(guò)比較這兩個(gè)電壓的差值來(lái)判斷邏輯狀態(tài)“0”還是“1”。
2019-08-23 標(biāo)簽:pcbPcb layout 969 0
pcb layout設(shè)計(jì)時(shí)需要注意什么
為了保護(hù)已經(jīng)完成的工作,需要在任何重要的前向或反向標(biāo)注步驟之前進(jìn)行當(dāng)前版本原理圖和版圖文件的備份和存檔。
2019-08-21 標(biāo)簽:pcbPcb layout 1653 0
【原創(chuàng)】PCB Layout必須遵循的“33條規(guī)矩”!
2019-08-20 標(biāo)簽:pcbPcb layout 4396 0
作為一名萌新的PCB Layout工程師,不僅要兢兢業(yè)業(yè)“拉線(xiàn)”,而且要有“全局意識(shí)”,清楚整個(gè)流程是怎么樣
2019-08-20 標(biāo)簽:pcbPcb layout 3783 0
PCB Layout設(shè)計(jì)規(guī)范有哪一些
全!268條PCB Layout設(shè)計(jì)規(guī)范!
2019-08-20 標(biāo)簽:pcbPcb layout 4534 0
PCB Layout設(shè)計(jì)規(guī)范你了解多少
全!268條PCB Layout設(shè)計(jì)規(guī)范!
2019-08-19 標(biāo)簽:PCBPCB打樣Pcb layout 1.2萬(wàn) 0
編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |