RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>新品快訊>ADI推出支持JESD204A 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)的AD

ADI推出支持JESD204A 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)的AD

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

ESD204B接口建立同步鏈路的三個(gè)階段

JESD204B標(biāo)準(zhǔn)提供一種將一個(gè)或多個(gè)數(shù)據(jù)轉(zhuǎn)換器與數(shù)字信號(hào)處理器件接口的方法(通常是ADC或DAC與FPGA接口),相比于通常的并行數(shù)據(jù)傳輸,這是一種更高速度的串行接口。
2024-03-20 11:33:3432

具有雙通道 DC-DC轉(zhuǎn)換器、由串行接口控制的9通道電機(jī)驅(qū)動(dòng)器TPIC2010數(shù)據(jù)

電子發(fā)燒友網(wǎng)站提供《具有雙通道 DC-DC轉(zhuǎn)換器、由串行接口控制的9通道電機(jī)驅(qū)動(dòng)器TPIC2010數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-03-19 09:34:112

LTC2122CUK#TRPBF 一款兩通道14位A/D轉(zhuǎn)換器

描述LTC?2122 是一款兩通道、同時(shí)采樣 170Msps、14 位 A/D 轉(zhuǎn)換器,其具有串行 JESD204B 輸出。該器件專為對(duì)高頻、寬動(dòng)態(tài)范圍信號(hào)進(jìn)行數(shù)字化處理而設(shè)計(jì)。它非常適合于要求苛刻
2024-03-01 10:48:57

ADS54J69IRMP 雙通道模數(shù)轉(zhuǎn)換器

帶寬內(nèi) 實(shí)現(xiàn)最高動(dòng)態(tài)范圍。該器件支持 JESD204B 串行接口,數(shù)據(jù)傳輸速率高達(dá) 10Gbps,每個(gè) ADC 可支持 1 或 2 條通道。經(jīng)緩沖的模擬輸入可在較寬
2024-02-27 17:56:07

AD9166BBPZ模數(shù)轉(zhuǎn)換器

AD9166BBPZ是高性能、寬帶、片內(nèi)矢量信號(hào)發(fā)生,由高速 JESD204B 串行/解串(SERDES)接口、靈活的 16 位數(shù)字數(shù)據(jù)路徑、正交 (IQ) 數(shù)模轉(zhuǎn)換器 (DAC) 內(nèi)核以及一
2024-02-26 18:25:03

帶EMI濾波器和ESD保護(hù)的控制和電平轉(zhuǎn)換器NXS0506數(shù)據(jù)手冊(cè)

電子發(fā)燒友網(wǎng)站提供《帶EMI濾波器和ESD保護(hù)的控制和電平轉(zhuǎn)換器NXS0506數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
2024-02-19 10:28:410

適用于數(shù)據(jù)交換時(shí)鐘的超低噪聲時(shí)鐘抖動(dòng)消除SC6301

國(guó)芯思辰SC6301是高性能時(shí)鐘調(diào)節(jié),支持JEDEC JESD204B。當(dāng)使用設(shè)備和SYSREF時(shí)鐘時(shí),PLL2的14個(gè)時(shí)鐘輸出可配置去驅(qū)動(dòng)7個(gè)JESD204B轉(zhuǎn)換器或其他邏輯設(shè)備。SYSREF
2024-02-19 09:41:40

Texas Instruments品牌 ADC12DJ5200ALRSHP 耐輻射加固保障 (RHA)、300krad、12 位、雙通道 5.2GSPS 或單通道 10.4GSPS ADC

數(shù)進(jìn)行權(quán)衡。支持 8b/10b 和 64b/66b 數(shù)據(jù)編碼方案。64b/66b 編碼支持前向糾錯(cuò) (FEC),可改進(jìn)誤碼率。此接口向后兼容 JESD204B 接收。 無(wú)噪聲孔徑延遲調(diào)節(jié)
2024-01-31 15:22:55

AD9166BBPZ 一款高性能數(shù)模轉(zhuǎn)換器 (DAC)

描述AD91661 是高性能、寬帶、片內(nèi)矢量信號(hào)發(fā)生,由高速 JESD204B 串行/解串(SERDES)接口、靈活的 16 位數(shù)字數(shù)據(jù)路徑、正交 (IQ) 數(shù)模轉(zhuǎn)換器 (DAC) 內(nèi)核以及一
2024-01-26 11:17:50

CS8422異步立體聲采樣率轉(zhuǎn)換器

CS8422異步立體聲采樣率轉(zhuǎn)換器CS8422 是一款 24 位、高性能、立體聲異步采樣速率轉(zhuǎn)換器,帶有集成數(shù)據(jù)音頻接口接收器,支持 AES3 和 S/PDIF 接口標(biāo)準(zhǔn)。該集成功能集無(wú)需通過(guò)系統(tǒng)
2024-01-03 15:50:131

JESD204B的常見(jiàn)疑問(wèn)解答

FIFO方案,則無(wú)法正常工作。 該問(wèn)題的一種解決方案是讓雙通道轉(zhuǎn)換器使用多點(diǎn)鏈路JESD204B接口,其中每個(gè)轉(zhuǎn)換器都使用各自獨(dú)立的串行鏈路輸出。然后便可針對(duì)每個(gè)ADC使用非相干時(shí)鐘,且每個(gè)串行鏈路
2024-01-03 06:35:04

詳解232至485轉(zhuǎn)換器的接線步驟與注意事項(xiàng)

設(shè)備之間的數(shù)據(jù)通信。在進(jìn)行232至485轉(zhuǎn)換器的接線步驟時(shí),我們需要注意一些事項(xiàng),以確保通信的穩(wěn)定和可靠性。 首先,我們需要明確一些基本的概念和術(shù)語(yǔ)。RS-232是指一種標(biāo)準(zhǔn)串行通信接口,常用于計(jì)算機(jī)和周邊設(shè)備之間的數(shù)據(jù)通信。RS-485是一種標(biāo)準(zhǔn)串行通信接口,可以實(shí)現(xiàn)多點(diǎn)傳
2023-12-29 14:29:401961

ADC12J1600NKE10 一款射頻采樣模數(shù)轉(zhuǎn)換器 (ADC)

下變頻)可進(jìn)行數(shù)字濾波和下變頻轉(zhuǎn)換。所選頻率塊適用于 JESD204B 串行接口。數(shù)據(jù)以基帶 15 位復(fù)數(shù)信息形式輸出,以減輕下游處理壓力。根據(jù)數(shù)字下變頻 (DD
2023-12-21 14:40:37

ADC12J2700NKE 一款射頻采樣模數(shù)轉(zhuǎn)換器 (ADC)

下變頻)可進(jìn)行數(shù)字濾波和下變頻轉(zhuǎn)換。所選頻率塊適用于 JESD204B 串行接口。數(shù)據(jù)以基帶 15 位復(fù)數(shù)信息形式輸出,以減輕下游處理壓力。根據(jù)數(shù)字下變頻 (DD
2023-12-21 14:26:42

ADC12J2700NKE10 一款射頻采樣模數(shù)轉(zhuǎn)換器 (ADC)

下變頻)可進(jìn)行數(shù)字濾波和下變頻轉(zhuǎn)換。所選頻率塊適用于 JESD204B 串行接口數(shù)據(jù)以基帶 15 位復(fù)數(shù)信息形式輸出,以減輕下游處理壓力。根據(jù)數(shù)字下變頻 (DD
2023-12-21 11:30:45

AD9683的引腳如何與zynq 7015芯片中的JESD204 ip核端口對(duì)應(yīng)相連?

目前,我在設(shè)計(jì)中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP核接收A/D轉(zhuǎn)換器AD9683轉(zhuǎn)換完成后的數(shù)據(jù)。但是JESD204 IP核的端口很多,我不知道應(yīng)該如何將AD9683
2023-12-15 07:14:52

使用AD9690時(shí)數(shù)據(jù)具體是怎樣映射到串行鏈路上的?

8位數(shù)用 lane0 傳輸,采樣點(diǎn)的低8位數(shù)用 lane1傳輸,如附件所示。但我在JESD204B的協(xié)議中并沒(méi)有找到這種映射方式。 請(qǐng)問(wèn)您那里有沒(méi)有數(shù)據(jù)映射相關(guān)的詳細(xì)資料?我需要知道數(shù)據(jù)串行通路上的確切映射信息,因?yàn)槲倚枰獙懡邮斩说某绦颉?/div>
2023-12-12 08:22:45

ad9680 JESD204B接口rx_sync信號(hào)同步和失鎖周期性出現(xiàn)怎么解決?

使用AD9680時(shí)遇到一個(gè)問(wèn)題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時(shí)鐘為250MHz,參數(shù)L=4,F(xiàn)=2,K=32,線速率為10Gbps,使用的為SYSREF
2023-12-12 08:03:49

使用JESD204B連接AD9164時(shí),CGS過(guò)程無(wú)法完成是什么原因?qū)е拢?/a>

AD9690配置在JESD204B sublcass 0模式下,AD9690的SYSREF±輸入管腳怎么處理?

用單片AD9690采集數(shù)據(jù)給FPGA,不要求確定延遲,因此想要把AD9690配置在JESD204B sublcass 0 模式下。但是這種模式下,對(duì)于AD9690的SYSREF±的輸入管腳怎么處理?以及AD9690工作在subclass 0 模式下還有沒(méi)有其他要注意的地方?
2023-12-12 06:16:08

AD9625的開(kāi)發(fā)板AD-FMCADC3-EBZ能否與Virtex7直接連接?

模數(shù)轉(zhuǎn)換器AD9625的評(píng)估板AD-FMCADC3-EBZ能不能和賽靈思的Virtex7系列FPGA開(kāi)發(fā)板連接,我看到他們都具備JESD204B接口,物理接口上能直接連嗎?還是說(shuō)需要在使用轉(zhuǎn)換接口來(lái)連接?
2023-12-08 08:25:12

AD9144 /9136SYNC~信號(hào)周期性拉低和沒(méi)有模擬輸出的問(wèn)題如何解決?

FPGA,使用了xilinx提供的JESD204B core,可以發(fā)送正弦波數(shù)據(jù)到DAC芯片。 目前的調(diào)試情況:根據(jù)手冊(cè)提供的配置流程配置AD9144,查詢相關(guān)寄存,DAC PLL和Serdes PLL
2023-12-08 06:00:25

ADRV9009+ZCU102系統(tǒng)啟動(dòng)出現(xiàn)錯(cuò)誤導(dǎo)致IIO沒(méi)有波形顯示怎么解決?

老是顯示錯(cuò)誤如下: root@analog:~# [15.459970] axi-jesd204-rx 84aa0000.axi-jesd204-rx: Lane 0 desynced
2023-12-07 07:09:20

AD9523-1沒(méi)有信號(hào)輸出,SPI三線四線讀寫不成功的原因?

你好,因?yàn)轫?xiàng)目需要,要做一塊數(shù)據(jù)采集和發(fā)生板,接口支持JESD204B,時(shí)鐘我選用了AD9523-1,電路我參考FMC-DAQ2開(kāi)發(fā)板,舍棄了PLL1,直接在OSC_IN接入125M時(shí)鐘作參考,輸出
2023-12-06 07:48:32

AD9136的JESD204B鏈路無(wú)法建立是怎么回事?

使用內(nèi)部PLL,輸入?yún)⒖碱l率為100MHz。在采樣率時(shí)鐘設(shè)置為1GHz時(shí),DAC的JESD204B鏈路能建立,但是當(dāng)頻率改為1.5GHz時(shí),SYNC一直為低。其他相關(guān)寄存都已經(jīng)修改,serdes
2023-12-05 08:17:30

AD9680通過(guò)0x570和0X56E寄存快速配置JESD204B,電路鎖相環(huán)無(wú)法鎖定,204B無(wú)法正常輸出數(shù)據(jù)怎么解決?

9680測(cè)試評(píng)估中遇到問(wèn)題: 按照數(shù)據(jù)手冊(cè)中的配置步驟,關(guān)斷鏈路,通過(guò)0x570和0X56E寄存快速配置JESD204B,鏈路上電后,電路鎖相環(huán)無(wú)法鎖定,204B無(wú)法正常輸出數(shù)據(jù)。
2023-12-05 08:04:26

ad9173 jesd無(wú)法連接怎么解決?

Jesd 無(wú)法連接到的問(wèn)題已經(jīng)配置了 AD9173 。模式為 8, 主要的內(nèi)插是 x12, 通道內(nèi)插是 x1. DAC PLL 鎖定在 12GHz, 雙鏈接, L=4. 。 Reg0X281 中
2023-12-05 08:04:04

使用AD9163的時(shí)候遇到JESD204B的SYNC信號(hào)周期性拉低如何解決?

我在使用AD9163的時(shí)候遇到JESD204B的SYNC信號(hào)周期性拉低。通過(guò)讀寄存值如圖,發(fā)現(xiàn)REG470和REG471都為0xFF,而REG472始終為0.不知有誰(shuí)知道是什么原因?該如何解
2023-12-04 07:30:17

AD9164 JESD204B接口的傳輸層是如何對(duì)I/Q數(shù)據(jù)進(jìn)行映射的?

AD9164 JESD204B接口的傳輸層是如何對(duì)I/Q數(shù)據(jù)進(jìn)行映射的
2023-12-04 07:27:34

調(diào)試AD9136遇到的問(wèn)題求解

大佬好,小弟最近在調(diào)試AD9136芯片,遇到一個(gè)問(wèn)題,如下: 1.我使用的是9136模式11,單鏈路模式,使用一個(gè)JESD204+一個(gè)JESD204 PHY,我將JESD204的tx_charisk
2023-12-04 07:14:58

AD9680和AD9690支持jesd204最小通道線率是多少?

在AD9680和AD9690數(shù)據(jù)手冊(cè)上,寫著它們[size=200%]支持的最小通道線率是3125Mbps,但是在JESD204B標(biāo)準(zhǔn)手冊(cè)寫著最小通道線率是312.5Mbps。 我疑惑這是數(shù)據(jù)手冊(cè)的錯(cuò)誤,還是AD9680和AD9690這兩款芯片支持的最低通道線率確實(shí)時(shí)3125Mbps
2023-12-01 07:57:58

YFC95066 低功耗、高帶寬、14 位、500MSPS、四通道模數(shù)轉(zhuǎn)換器

前言YFC95066 是一款低功耗、高帶寬、14 位、500MSPS、四通道模數(shù)轉(zhuǎn)換器。YFC95066支持 JESD204B 串行接口,每個(gè)通道上具有 1 條信道,數(shù)據(jù)傳輸速率高達(dá) 10Gbps
2023-11-28 15:38:04

視頻接口不同轉(zhuǎn)換器的原理 不同視頻接口之間的轉(zhuǎn)換器起什么作用

視頻接口不同轉(zhuǎn)換器的原理 不同視頻接口之間的轉(zhuǎn)換器到底起了什么作用? 不同視頻接口之間的轉(zhuǎn)換器是用于將一個(gè)視頻接口的信號(hào)轉(zhuǎn)換為另一個(gè)視頻接口的信號(hào)的設(shè)備。這樣的轉(zhuǎn)換器在實(shí)際應(yīng)用中非常常見(jiàn),因?yàn)?/div>
2023-11-28 15:15:12335

JESD204B鏈路傳輸?shù)挠绊懸蛩?/a>

JESD204B規(guī)范的傳輸層介紹

電子發(fā)燒友網(wǎng)站提供《JESD204B規(guī)范的傳輸層介紹.pdf》資料免費(fèi)下載
2023-11-28 10:43:310

ADI-同步數(shù)據(jù)轉(zhuǎn)換器陣列的采樣時(shí)鐘

在各種應(yīng)用中(從通信基礎(chǔ)設(shè)施到儀器儀表),對(duì)系統(tǒng)帶寬和分辨率的更高要求促進(jìn)了將多個(gè)數(shù)據(jù)轉(zhuǎn)換器以陣列形式連接的需求。設(shè)計(jì)人員必須找到低噪聲、高精度解決方案,才能為使用普通JESD204B串行數(shù)據(jù)轉(zhuǎn)換器接口的大型數(shù)據(jù)轉(zhuǎn)換器陣列提供時(shí)鐘和同步。
2023-11-27 17:25:400

ADI-JESD204B轉(zhuǎn)換器內(nèi)確定性延遲解密

圍繞該特性展開(kāi)的系統(tǒng)設(shè)計(jì)極為關(guān)鍵,因?yàn)閺哪M采樣點(diǎn)到處理模塊之間的任何延遲失配都會(huì)使性能下降。對(duì)于交錯(cuò)式處理而言,樣本對(duì)齊同樣是必需的;在交錯(cuò)式處理時(shí),一個(gè)轉(zhuǎn)換器樣本后緊跟另一個(gè)樣本,且時(shí)間僅為一個(gè)時(shí)鐘周期中的一小部分。...
2023-11-27 17:24:020

TSW14J57EVM 數(shù)據(jù)采集/信號(hào)發(fā)生:具有 16 個(gè) JESD204B 通道 (1.6-15Gbps) 的數(shù)據(jù)轉(zhuǎn)換器

前言TSW14J57EVM數(shù)據(jù)采集/圖形發(fā)生:具有 16 個(gè) JESD204B 通道 (1.6-15Gbps) 的數(shù)據(jù)轉(zhuǎn)換器 EVM提示:以下是本篇文章正文內(nèi)容,下面案例可供參考一
2023-11-21 15:05:23

Buck轉(zhuǎn)換器如何工作

電路Buck轉(zhuǎn)換器
油潑辣子發(fā)布于 2023-11-18 11:51:37

江蘇潤(rùn)石獲評(píng)全球電子成就獎(jiǎng)之“年度放大器/數(shù)據(jù)轉(zhuǎn)換器

”。 RS1461是一款低功耗、單通道單端輸入的12位模數(shù)轉(zhuǎn)換器,它的采樣速率為1MSPS,可以滿足絕大部分低延遲,高速的工業(yè)應(yīng)用場(chǎng)景。RS1461支持多種串行接口標(biāo)準(zhǔn),例如SPI、QSPI、MICROWIRE
2023-11-03 09:31:14366

NGFF連接器67PIN接口標(biāo)準(zhǔn)

近年來(lái),隨著英特爾新一代接口標(biāo)準(zhǔn)的發(fā)布,NGFF M.2 KYE連接器硬盤接口成為了人們關(guān)注的焦點(diǎn)。作為專為超極本量身定做的新一代接口標(biāo)準(zhǔn),M.2 NGFF接口的尺寸僅為42mm x 22mm,相比
2023-10-31 18:33:44648

AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Converter Data Sheet AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Convert

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Converter Data Sheet相關(guān)產(chǎn)品
2023-10-17 19:13:59

AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有AD9207
2023-10-16 19:02:55

LogiCORE IP JESD204內(nèi)核概述

LogiCORE IP JESD204內(nèi)核實(shí)現(xiàn)了一個(gè)JESD204B接口,使用GTX、GTH、GTP或GTY(僅限UltraScale和UltraScale+)收發(fā)器在1至8個(gè)通道上支持1至12.5
2023-10-16 10:57:17358

ADRF5025:硅SPDDT轉(zhuǎn)換器,反射,9千赫至44千兆赫數(shù)據(jù)ADI

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)ADRF5025:硅SPDDT轉(zhuǎn)換器,反射,9千赫至44千兆赫數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有ADRF5025:硅SPDDT轉(zhuǎn)換器,反射,9千赫至44千兆
2023-10-11 18:55:48

AD9238:12Bit,20/40/65 MSPS 雙A/D轉(zhuǎn)換器數(shù)據(jù)ADI

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9238:12Bit,20/40/65 MSPS 雙A/D轉(zhuǎn)換器數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有AD9238:12Bit,20/40/65 MSPS
2023-10-10 19:10:11

MAX77813: 5.5V 輸入, 2A, 高效率的巴克-波式轉(zhuǎn)換器數(shù)據(jù)ADI

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)MAX77813: 5.5V 輸入, 2A, 高效率的巴克-波式轉(zhuǎn)換器數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有MAX77813: 5.5V 輸入, 2A, 高效率的巴克
2023-10-10 18:58:30

LTC3115-1:40V, 2A 同步巴克-波星DC/DC轉(zhuǎn)換器數(shù)據(jù)ADI

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)LTC3115-1:40V, 2A 同步巴克-波星DC/DC轉(zhuǎn)換器數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有LTC3115-1:40V, 2A 同步巴克-波星DC/DC
2023-10-10 18:54:16

AD9694-EP: 14比特、500 MSPS、JESD204B、“四向數(shù)字轉(zhuǎn)換器”強(qiáng)化產(chǎn)品數(shù)據(jù)ADI

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9694-EP: 14比特、500 MSPS、JESD204B、“四向數(shù)字轉(zhuǎn)換器”強(qiáng)化產(chǎn)品數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有AD9694-EP: 14比特
2023-10-09 19:12:15

ADMV1139A:37千兆赫至50千兆赫、5G、微波上向轉(zhuǎn)換器和下向轉(zhuǎn)換器數(shù)據(jù)ADI

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)ADMV1139A:37千兆赫至50千兆赫、5G、微波上向轉(zhuǎn)換器和下向轉(zhuǎn)換器數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有ADMV1139A:37千兆赫至50千兆赫、5G
2023-10-09 18:30:23

AD9694S: 14-Bit, 500 MSPS, JESD 204B, 二次對(duì)數(shù)字轉(zhuǎn)換器數(shù)據(jù)ADI

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9694S: 14-Bit, 500 MSPS, JESD 204B, 二次對(duì)數(shù)字轉(zhuǎn)換器數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有AD9694S: 14-Bit
2023-10-08 16:48:36

MAX77801: 5.5V 輸入, 2A, 高效率的巴克-波式轉(zhuǎn)換器數(shù)據(jù)ADI

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)MAX77801: 5.5V 輸入, 2A, 高效率的巴克-波式轉(zhuǎn)換器數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有MAX77801: 5.5V 輸入, 2A, 高效率的巴克
2023-10-08 16:35:44

一種基于JESD204B的射頻信號(hào)高速采集系統(tǒng)

電子發(fā)燒友網(wǎng)站提供《一種基于JESD204B的射頻信號(hào)高速采集系統(tǒng).pdf》資料免費(fèi)下載
2023-09-14 11:14:071

支持jesd204b協(xié)議高速DAC芯片AD9144-FMC-EBZ

AD9144是一款支持jesd204b協(xié)議高速DAC芯片。AD9144-FMC-EBZ是基于AD9144的評(píng)估板(Evaluation Board),它是主要由AD9144,AD9516,與PIC16F單片機(jī)組成的系統(tǒng)。
2023-09-13 09:20:22996

AD9213射頻(RF)模數(shù)轉(zhuǎn)換器英文手冊(cè)

和時(shí)域應(yīng)用。AD9213具有16通道JESD204B接口,以支持最大帶寬能力。AD921 3實(shí)現(xiàn)動(dòng)態(tài)范圍和線性性能,同時(shí)典型功耗
2023-08-29 16:05:550

ARM安捷倫調(diào)試接口ADI)用戶指南

運(yùn)行。 ARM ADI使用以太網(wǎng)在運(yùn)行ARM ADI軟件的工作站和安捷倫硬件之間進(jìn)行通信。 與ARM ADI兼容的安捷倫硬件使用聯(lián)合測(cè)試行動(dòng)小組(JTAG)定義的標(biāo)準(zhǔn)測(cè)試訪問(wèn)端口和邊界掃描架構(gòu)接口與處理進(jìn)行通信
2023-08-12 07:13:59

分享一個(gè)74HC165D補(bǔ)充型輸出 并行或串行串行移位寄存

?MM JESD22-A115-A超過(guò)200 V ?多種包裝選項(xiàng) ?規(guī)定范圍為-40°C至+85°C和-40°C到+125°C 應(yīng)用 ?并行到串行數(shù)據(jù)轉(zhuǎn)換
2023-08-04 17:39:53

ARM PrimeCell DC-DC轉(zhuǎn)換器接口(PL160)技術(shù)參考手冊(cè)

PrimeCell DC-DC轉(zhuǎn)換器接口是由ARM開(kāi)發(fā)、測(cè)試和許可的符合高級(jí)微控制總線架構(gòu)(AMBA)的片上系統(tǒng)外圍設(shè)備。 PrimeCell DC-DC轉(zhuǎn)換器接口是一個(gè)AMBA從模塊,連接到高級(jí)
2023-08-02 11:14:26

誰(shuí)是為英特爾? Cyclone? 10 FPGA供電的“最佳拍檔”?

、JESD204B、Serial Rapid I/O*、通用公共射頻接口 (CPRI) 和 IEEE 1588 等協(xié)議。
2023-07-29 10:41:27823

低功耗超低噪聲時(shí)鐘抖動(dòng)消除

個(gè)JESD204B轉(zhuǎn)換器或其他邏輯設(shè)備。SYSREF可以使用直流和交流耦合來(lái)提供。不僅限于JESD204B應(yīng)用,14個(gè)輸出均可單獨(dú)配置為傳統(tǒng)高性能時(shí)鐘系統(tǒng)輸出。&
2023-07-25 17:06:53

JESD204B鏈路中斷時(shí)的基本調(diào)試技巧

本文旨在提供發(fā)生 JESD204B 鏈路中斷情況下的調(diào)試技巧簡(jiǎn)介
2023-07-10 16:32:03802

一文讀懂RS-232、RS-422及RS-485串行數(shù)據(jù)標(biāo)準(zhǔn)的選擇及使用

、RS-485至RS-232的轉(zhuǎn)換,以及RS-232端口供電的RS-485轉(zhuǎn)換。 引言 標(biāo)準(zhǔn)的奇妙之處在于有如此之多的選擇,這同樣也適用于電氣接口標(biāo)準(zhǔn)。隨著不同行業(yè)內(nèi)串行數(shù)據(jù)標(biāo)準(zhǔn)的獨(dú)立發(fā)展,我們擁有的標(biāo)準(zhǔn)從未
2023-07-03 18:40:03915

交錯(cuò)式ADC:基礎(chǔ)知識(shí)

中的所有數(shù)據(jù)。在采樣速率在千兆采樣范圍內(nèi)的轉(zhuǎn)換器中繼續(xù)使用LVDS接口變得不切實(shí)際。因此,JESD204B是將大量數(shù)據(jù)轉(zhuǎn)換器傳輸?shù)紽PGA或ASIC的良好、高效方法。
2023-06-30 16:56:35437

芯品 l 低功耗、單通道、單端輸入12位模數(shù)轉(zhuǎn)換器RS1461

RS1461是一款低功耗、單通道單端輸入的12位模數(shù)轉(zhuǎn)換器,它的采樣速率為1MSPS,可以滿足絕大部分低延遲,高速的工業(yè)應(yīng)用場(chǎng)景。RS1461支持多種串行接口標(biāo)準(zhǔn),例如SPI、QSPI、MICROWIRE和許多常見(jiàn)的DSP串行接口
2023-06-29 17:13:57399

超低噪聲時(shí)鐘調(diào)節(jié)器介紹

B。當(dāng)使用設(shè)備和?SYSREF?時(shí)鐘時(shí),PLL2?的?14?個(gè)時(shí)鐘輸出可配置去驅(qū)動(dòng)?7?個(gè)JESD204B?轉(zhuǎn)換器或其他邏輯設(shè)備。 SYSREF?可以使用直流和交流耦合來(lái)提供,不僅限于JESD204
2023-06-25 10:15:26323

國(guó)產(chǎn)超低噪聲時(shí)鐘調(diào)節(jié)器LMK04828產(chǎn)品介紹

該芯片是高性能時(shí)鐘調(diào)節(jié)器,支持JEDEC JESD204B。當(dāng)使用設(shè)備和 SYSREF 時(shí)鐘時(shí),PLL2 的 14 個(gè)時(shí)鐘輸出可配置去驅(qū)動(dòng) 7 個(gè)JESD204B 轉(zhuǎn)換器或其他邏輯設(shè)備。
2023-06-25 10:13:46848

SC6301低功耗超低噪聲時(shí)鐘抖動(dòng)消除器

SC6301是高性能時(shí)鐘調(diào)節(jié)器,支持JEDEC JESD204B。當(dāng)使用設(shè)備和SYSREF時(shí)鐘時(shí),PLL2的14個(gè)時(shí)鐘輸出可配置去驅(qū)動(dòng)7個(gè)JESD204B轉(zhuǎn)換器或其他邏輯設(shè)備。
2023-06-21 15:11:14508

SC6301低功耗超低噪聲時(shí)鐘抖動(dòng)消除器簡(jiǎn)介

SC6301是高性能時(shí)鐘調(diào)節(jié)器,支持JEDEC JESD204B。當(dāng)使用設(shè)備和SYSREF時(shí)鐘時(shí),PLL2的14個(gè)時(shí)鐘輸出可配置去驅(qū)動(dòng)7個(gè)JESD204B轉(zhuǎn)換器或其他邏輯設(shè)備。SYSREF可以使用直流和交流耦合來(lái)提供。不僅限于JESD204B應(yīng)用,14個(gè)輸出均可單獨(dú)配置為傳統(tǒng)高性能時(shí)鐘系統(tǒng)輸出。
2023-06-21 15:10:58608

ADC128S102-SEP模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)手冊(cè)

) 架 構(gòu)為基礎(chǔ),具有內(nèi)部追蹤保持電路。該器件經(jīng)配置可接 收多達(dá)八路輸入信號(hào)(IN0 至 IN7)。 串行數(shù)據(jù)輸出采用標(biāo)準(zhǔn)二進(jìn)制,兼容多個(gè)標(biāo)準(zhǔn)(如 SPI、QSPI、MICROWIRE)和許多常見(jiàn)的 DSP 串行 接口。 ADC128S102-SEP 可由獨(dú)立的模擬和數(shù)字電源供電。 模擬電源 (
2023-06-19 18:10:045

ADC12DJ3200AAV 射頻采樣模數(shù)轉(zhuǎn)換器 TI品牌 特性與應(yīng)用

SYSREF計(jì)時(shí)校準(zhǔn)▲樣片標(biāo)記時(shí)間戳■JESD204B串行數(shù)據(jù)接口:▲支持子類0和1▲最大通道速率:12.8Gbps▲多達(dá)16個(gè)通道可降低通道速率■雙通道模式下的數(shù)字下變頻:▲實(shí)際輸出:DDC旁路或
2023-06-16 14:37:21

高性能時(shí)鐘緩沖器HMC7043介紹

HMC7043是一種高性能時(shí)鐘緩沖器,用于為具有并行或串行JESD204B型)接口的高速數(shù)據(jù)轉(zhuǎn)換器分配超低相位噪聲參考。
2023-05-31 10:47:571636

JESD204B:高達(dá)12.5Gbps高速數(shù)據(jù)采集的新替代方案

您的PCB可以處理高達(dá)12.5Gbps的速度嗎,感到驚訝,對(duì)嗎?JESD204B標(biāo)準(zhǔn)串行接口提供高達(dá)12.5Gbps的比特率。這種升級(jí)允許設(shè)計(jì)人員在FPGA/ASIC上使用更少的收發(fā)器,從而減少
2023-05-26 14:50:57608

JESD204B是FPGA中的新流行語(yǔ)嗎

JESD204B規(guī)范是JEDEC標(biāo)準(zhǔn)發(fā)布的較新版本,適用于數(shù)據(jù)轉(zhuǎn)換器和邏輯器件。如果您正在使用FPGA進(jìn)行高速數(shù)據(jù)采集設(shè)計(jì),您會(huì)聽(tīng)到新的流行詞“JESD204B”。與LVDS和CMOS接口相比,這一較新的版本具有顯著的優(yōu)勢(shì),因?yàn)樗ǜ?jiǎn)單的布局和更少的引腳數(shù)。
2023-05-26 14:49:31361

MS8422N—24bit、192kHz 數(shù)字音頻接收接口,兼容CS8422

一、產(chǎn)品簡(jiǎn)述 MS8422N 是一款 24 位高性能異步采樣率轉(zhuǎn)換器,它集成數(shù)字音頻接口接收器,支持 IEC60958、S/PDIF、EIAJ CP1201 和 AES3 接口標(biāo)準(zhǔn)。音頻數(shù)據(jù)
2023-05-25 18:54:32533

JED204B是什么?JESD204B的分類及優(yōu)缺點(diǎn)介紹

大部分的ADC和DAC都支持子類1,JESD204B標(biāo)準(zhǔn)協(xié)議中子類1包括:傳輸層,鏈路層,物理層。在少部分資料中也會(huì)介紹含有應(yīng)用層,應(yīng)用層是對(duì)JESD204B進(jìn)行配置的接口,在標(biāo)準(zhǔn)協(xié)議中是不含此層,只是為了便于理解,添加的一個(gè)層。
2023-05-10 15:52:551369

能否建議從PCIe到sat接口轉(zhuǎn)換器支持外部硬盤驅(qū)動(dòng)?

我們有將 SATA HDD 連接到 IMX8M Plus 處理的要求,但我們只有單通道 PCIe 3.0 接口。 您能否建議從PCIe到sat接口轉(zhuǎn)換器支持外部硬盤驅(qū)動(dòng)(最大 2TB)
2023-05-04 07:19:49

了解用于模擬/數(shù)字轉(zhuǎn)換器的單傳輸對(duì)串行通信的新JESD204標(biāo)準(zhǔn)

8B/10B 編碼數(shù)據(jù)對(duì)時(shí)鐘恢復(fù)電路很友好,因?yàn)樗哂杏纬涕L(zhǎng)度限制。它還適用于交流耦合,因?yàn)樗侵绷髌胶獾摹?B/10B 編碼涉及將 8 位八位字節(jié)轉(zhuǎn)換為 10 位代碼組。在每個(gè)代碼組中,1 和 0 的數(shù)量之差絕不會(huì)超過(guò)兩個(gè)。通過(guò)監(jiān)測(cè)連續(xù)代碼組中 1 和 0 的數(shù)量,計(jì)算出運(yùn)行差異。
2023-04-29 16:34:00372

低功耗、緩沖電壓輸出數(shù)模轉(zhuǎn)換器(DAC)——AD5624/AD5664

AD5624/AD5664采用多功能三線式串行接口,能夠以最高50 MHz的時(shí)鐘速率工作,并與標(biāo)準(zhǔn)SPI、QSPI、MICROWIRE、DSP接口標(biāo)準(zhǔn)兼容。
2023-04-19 12:58:35642

采用系統(tǒng)參考模式設(shè)計(jì)JESD 204B時(shí)鐘

  LMK04821系列器件為該話題提供了很好的范例研究素材,因?yàn)樗鼈兪歉咝阅艿碾p環(huán)路抖動(dòng)清除器,可在具有器件和SYSREF時(shí)鐘的子類1時(shí)鐘方案里驅(qū)動(dòng)多達(dá)七個(gè)JESD204B轉(zhuǎn)換器或邏輯器件。圖1是典型JESD204B系統(tǒng)(以LMK04821系列器件作為時(shí)鐘解決方案)的高級(jí)方框圖。
2023-04-18 09:25:30915

JESD-207-E3-UT1

JESD207 FOR LATTICEECP3
2023-03-30 12:02:10

JESD-207-E3-U1

JESD207 FOR LATTICEECP3
2023-03-30 12:01:20

AD9644BCPZ-155是一款轉(zhuǎn)換器

應(yīng)用提供解決方案。JESD204A高速串行接口可降低電路板布線要求,并減少接收器件所需的引腳數(shù)量。這款雙通道ADC內(nèi)核采用多級(jí)、差分流水線架構(gòu),并集成了輸出糾錯(cuò)邏輯。
2023-03-23 17:15:50

AD9644BCPZ-80是一款轉(zhuǎn)換器

應(yīng)用提供解決方案。JESD204A高速串行接口可降低電路板布線要求,并減少接收器件所需的引腳數(shù)量。這款雙通道ADC內(nèi)核采用多級(jí)、差分流水線架構(gòu),并集成了輸出糾錯(cuò)邏輯。
2023-03-23 17:12:59

AD9641BCPZ-80是一款轉(zhuǎn)換器

AD9641是一款14位、80 MSPS/155 MSPS模數(shù)轉(zhuǎn)換器(ADC),配有一個(gè)高速串行輸出接口,旨在為高性能、低成本、小尺寸、多功能通信應(yīng)用提供解決方案。JESD204A高速串行接口可降低
2023-03-23 17:09:39

AD9641BCPZ-155是一款轉(zhuǎn)換器

AD9641是一款14位、80 MSPS/155 MSPS模數(shù)轉(zhuǎn)換器(ADC),配有一個(gè)高速串行輸出接口,旨在為高性能、低成本、小尺寸、多功能通信應(yīng)用提供解決方案。JESD204A高速串行接口可降低
2023-03-23 17:07:05

已全部加載完成

RM新时代网站-首页