RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence數(shù)字和定制/模擬設(shè)計流程獲得TSMC最新N3E和N2工藝技術(shù)認(rèn)證

Cadence楷登 ? 來源:Cadence楷登 ? 2023-05-09 10:09 ? 次閱讀

內(nèi)容提要:

雙方協(xié)力加速 N3E 和 N2 節(jié)點上的人工智能、超大規(guī)模和移動 IC 開發(fā)

共同客戶積極使用 N3E 和 N2 的 PDK 進行設(shè)計

支持 TSMC 最新節(jié)點的 Cadence 流程提供了最佳的 PPA、簡易的模擬數(shù)據(jù)遷移并幫助加快產(chǎn)品上市

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence 數(shù)字和定制/模擬設(shè)計流程已通過 TSMC N3E 和 N2 先進工藝的設(shè)計規(guī)則手冊(DRM)認(rèn)證。兩家公司還發(fā)布了相應(yīng)的 N3E 和 N2 制程設(shè)計套件(PDK),以加快在上述節(jié)點的移動、人工智能和超大規(guī)模計算的 IC 設(shè)計創(chuàng)新??蛻粢验_始積極使用這些新的工藝節(jié)點和經(jīng)過認(rèn)證的 Cadence流程來實現(xiàn)功率、性能和面積(PPA)目標(biāo),簡化模擬遷移過程,并縮短上市時間。

N3E 和 N2 工藝的數(shù)字全流程認(rèn)證

Cadence 和 TSMC 緊密合作,確保其完整的 RTL-to-GDS 流程符合 TSMC 的 N3E 和 N2 節(jié)點要求,其中包括Innovus Implementation System、Quantus Extraction Solution 和 Quantus Field Solver、TempusTiming Signoff Solution 和 ECO Option、PegasusVerification System、LiberateCharacterization Portfolio、VoltusIC Power Integrity Solution 以及 Voltus-Fi Custom Power Integrity Solution。GenusSynthesis Solution 結(jié)合預(yù)測性質(zhì)的 iSpatial 技術(shù)也支持最新的 N3E 和 N2 技術(shù)。

完整的 Cadence 數(shù)字實現(xiàn)和簽核流程支持一系列新的設(shè)計特征,包括為了在 N3E 節(jié)點上實現(xiàn)最佳 PPA 結(jié)果,從綜合到簽核工程變更命令(ECO)都可以使用原生的混合單元行優(yōu)化技術(shù);以及對單元引腳對齊和連接的支持。該流程可供客戶快速采用,以便他們體驗最新的 TSMC N3E 和 N2 工藝技術(shù)所帶來的優(yōu)勢。

N3E 和 N2 定制/模擬流程認(rèn)證

Cadence Virtuoso Studio,包括 Virtuoso Schematic Editor、Virtuoso ADE Suite 和 Virtuoso Layout Suite,以及 SpectreSimulation Platform,包括 Spectre X Simulator、Spectre Accelerated Parallel Simulator (APS)、Spectre eXtensive Partitioning Simulator (XPS) 和 Spectre RF Option,這些產(chǎn)品在管理工藝角仿真、統(tǒng)計分析、設(shè)計中心化和電路優(yōu)化上均做了改進。最新的 Virtuoso ADE Suite 架構(gòu)能夠在現(xiàn)代計算集群或公有云/私有云中并行運行多達數(shù)千個仿真點,從而幫助用戶優(yōu)化設(shè)計。

Virtuoso Layout Suite 包含多項創(chuàng)新,旨在提供更高效的 IC layout,以提供更好的性能和擴展性;基于網(wǎng)格的結(jié)構(gòu)化器件擺放方法,在布局、布線、填充和 dummy 的插入上具有互動式的助理功能;一個新的器件級自動布線工具,旨在解決先進制程節(jié)點上的挑戰(zhàn);在 TSMC 先進制程節(jié)點上跨節(jié)點移植定制設(shè)計和 layout,具有增強的模擬遷移和 layout 重用功能;集成的寄生參數(shù)提取和 EM-IR 檢查;以及結(jié)合 Pegasus Verification Solution,進行集成式簽核級別的物理驗證能力。

“我們的客戶能夠使用已通過最先進的 N3E 和 N2 工藝認(rèn)證的設(shè)計工具,這至關(guān)重要。他們可以享受最新工藝革新帶來的顯著功耗和性能提升?!盩SMC 設(shè)計基礎(chǔ)設(shè)施管理部主管 Dan Kochpatcharin表示,“通過與 Cadence 的持續(xù)合作,我們一直在尋找新的方法,來為客戶提供價值。這些客戶每日都在努力將下一代芯片創(chuàng)新帶入生活。”

“Cadence 和 TSMC 都致力于推動技術(shù)進步,塑造電子設(shè)計的未來,助力工程師們實現(xiàn) PPA 和生產(chǎn)力目標(biāo),”Cadence 公司資深副總裁兼數(shù)字與簽核事業(yè)部總經(jīng)理 Chin-Chi Teng 博士表示,“隨著芯片需求持續(xù)增長,創(chuàng)新的步伐也必須跟上。我們非常有信心,使用我們的數(shù)字和定制/模擬設(shè)計流程,加上 TSMC 的 N3E 和 N2 技術(shù),客戶一定能夠?qū)崿F(xiàn)設(shè)計成功。”

Cadence 的數(shù)字和定制/模擬設(shè)計流程支持 Cadence 的智能系統(tǒng)設(shè)計(Intelligent System Design)戰(zhàn)略,旨在實現(xiàn)系統(tǒng)級芯片(SoC)的卓越設(shè)計。

關(guān)于 Cadence

Cadence 是電子系統(tǒng)設(shè)計領(lǐng)域的關(guān)鍵領(lǐng)導(dǎo)者,擁有超過 30 年的計算軟件專業(yè)積累?;诠镜闹悄芟到y(tǒng)設(shè)計戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設(shè)計概念成為現(xiàn)實。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計算、5G 通訊、汽車、移動設(shè)備、航空、消費電子、工業(yè)和醫(yī)療等最具活力的應(yīng)用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)九年名列美國財富雜志評選的 100 家最適合工作的公司。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • TSMC
    +關(guān)注

    關(guān)注

    3

    文章

    177

    瀏覽量

    84494
  • 工藝
    +關(guān)注

    關(guān)注

    4

    文章

    592

    瀏覽量

    28779
  • 模擬設(shè)計
    +關(guān)注

    關(guān)注

    1

    文章

    55

    瀏覽量

    18435
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    921

    瀏覽量

    142069

原文標(biāo)題:Cadence 數(shù)字和定制/模擬設(shè)計流程獲得 TSMC 最新 N3E 和 N2 工藝技術(shù)認(rèn)證

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    N2臺安變頻器的應(yīng)用及參數(shù)設(shè)置

    詳細介紹N2臺安變頻器的應(yīng)用及參數(shù)設(shè)置
    發(fā)表于 11-16 13:44 ?0次下載

    OFFSET N1和N2這兩個引腳不是都是兩個輸入性質(zhì)的引腳嗎?為什么會有固定的-12V輸出呢?

    N2)發(fā)現(xiàn),均存在一個-12V的電源電壓。 請問,OFFSET N1和N2這兩個引腳不是都是兩個輸入性質(zhì)的引腳么?為什么會有固定的-12V輸出呢?
    發(fā)表于 09-10 07:58

    臺積電3nm工藝節(jié)點步入正軌,N3P預(yù)計2024年下半年量產(chǎn)

    N3P上,公司利用之前的N3E工藝節(jié)點進行優(yōu)化升級,以提升整體能效及晶體管密度。據(jù)介紹,N3E工藝節(jié)點的良率已達到與5納米成熟
    的頭像 發(fā)表于 05-17 14:56 ?867次閱讀

    臺積電N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負

    N3E工藝的批量生產(chǎn)預(yù)期如期進行,其缺陷密度與2020年量產(chǎn)的N5工藝相當(dāng)。臺積電對N3E的良率評價頗高,目前僅有的采用
    的頭像 發(fā)表于 05-17 09:17 ?952次閱讀

    新思科技物理驗證解決方案已獲得臺積公司N3P和N2工藝技術(shù)認(rèn)證

    由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字模擬設(shè)流程能夠針對臺積公司N3/N3P和N2
    的頭像 發(fā)表于 05-14 10:36 ?451次閱讀
    新思科技物理驗證解決方案已<b class='flag-5'>獲得</b>臺積公司<b class='flag-5'>N3</b>P和<b class='flag-5'>N2</b><b class='flag-5'>工藝技術(shù)</b><b class='flag-5'>認(rèn)證</b>

    新思科技面向臺積公司先進工藝加速下一代芯片創(chuàng)新

    套件賦能可投產(chǎn)的數(shù)字模擬設(shè)流程能夠針對臺積公司N3/N3P和N2
    發(fā)表于 05-11 11:03 ?435次閱讀
    新思科技面向臺積公司先進<b class='flag-5'>工藝</b>加速下一代芯片創(chuàng)新

    蘋果M4芯片將采用臺積電N3E工藝,分三款

    據(jù)悉,蘋果將于當(dāng)?shù)貢r間今晚十時舉行的“放飛吧”特別活動上發(fā)布全新iPad Pro產(chǎn)品,預(yù)計搭載M4處理器,且有傳言稱其將采用臺積電N3E制程。
    的頭像 發(fā)表于 05-07 15:40 ?747次閱讀

    IMEC推出針對N2節(jié)點的設(shè)計探路PDK

    。PDK將支持IMEC N2技術(shù)中的虛擬數(shù)字設(shè)計,包括背面供電網(wǎng)絡(luò)。PDK將嵌入在EDA工具套件中,例如來自Cadence Design Systems和Synopsys的工具套件,為
    的頭像 發(fā)表于 03-25 17:34 ?419次閱讀
    IMEC推出針對<b class='flag-5'>N2</b>節(jié)點的設(shè)計探路PDK

    Cadence數(shù)字定制/模擬流程在Intel 18A工藝技術(shù)上通過認(rèn)證

    Cadence? 設(shè)計 IP 支持 Intel 代工廠的這一節(jié)點,并提供相應(yīng)的制程設(shè)計套件(PDK),用于加速一系列應(yīng)用的開發(fā),包括低功耗消費電子、高性能計算(HPC)、人工智能和移動計算設(shè)計。
    的頭像 發(fā)表于 02-27 14:21 ?444次閱讀

    Cadence數(shù)字定制/模擬流程通過Intel 18A工藝技術(shù)認(rèn)證

    Cadence近日宣布,其數(shù)字定制/模擬流程在Intel的18A工藝技術(shù)上成功通過
    的頭像 發(fā)表于 02-27 14:02 ?618次閱讀

    Imec推出首款針對N2節(jié)點的設(shè)計探路工藝設(shè)計套件

    開放式工藝設(shè)計套件 (PDK),并通過EUROPRACTICE提供的相應(yīng)培訓(xùn)計劃 。PDK將支持IMEC N2技術(shù)中的虛擬數(shù)字設(shè)計,包括背面供電網(wǎng)絡(luò)。PDK將嵌入EDA工具套件中,例如
    的頭像 發(fā)表于 02-22 18:24 ?992次閱讀

    蘋果將成為首個采用其最新2nm工藝的客戶

    2nm工藝是臺積電采用的革新性GAA(Gate-All-Around)技術(shù),在相同功耗下相比當(dāng)前最先進的N3E工藝,速度提升10%至15%,
    的頭像 發(fā)表于 01-26 15:51 ?619次閱讀

    蘋果將在今年年中推出全新的M3 Ultra芯片

    臺積電在規(guī)劃其3nm工藝技術(shù)時,推出了五種不同的節(jié)點,包括N3B、N3E、N3P、N3S和
    的頭像 發(fā)表于 01-08 18:04 ?1167次閱讀

    臺積電3nm工藝預(yù)計2024年產(chǎn)量達80%

    據(jù)悉,2024年臺積電的第二代3nm工藝(稱為N3E)有望得到更廣泛運用。此前只有蘋果有能力訂購第一代N3B高端晶圓。經(jīng)過解決工藝難題及提升
    的頭像 發(fā)表于 01-03 14:15 ?862次閱讀

    特斯拉加入臺積電3nm芯片NTO客戶名單,計劃生產(chǎn)次世代FSD智駕芯片

    據(jù)臺積電公布的藍圖,N3P 工藝比現(xiàn)有的 N3E 工藝性能提高 5%,能耗降低 5%至 10%,芯片密度增加 1.04 倍。臺積電聲稱,N3
    的頭像 發(fā)表于 12-28 15:15 ?954次閱讀
    RM新时代网站-首页