RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技針對主要代工廠提供豐富多樣的UCIe IP解決方案

新思科技 ? 來源:新思科技 ? 2024-07-03 15:16 ? 次閱讀

如今,摩爾定律逐漸放緩,開發(fā)者憑借自身的聰明才智,探索到了一些突破物理極限的創(chuàng)新方法。Multi-Die設計便是其中之一,能夠異構集成多個半導體芯片,提供更出色的帶寬、性能和良率。而Multi-Die設計之所以成為可能,除了封裝技術的進步之外,用于Die-to-Die連接的通用芯?;ミB技術(UCIe)標準也是一大關鍵。

通過混合搭配來自不同供應商,甚至基于不同代工廠工藝節(jié)點的多個芯片或小芯片,芯片開發(fā)者可以靈活地針對特定目標功能,選擇特定的芯片來滿足需求。并非所有功能都需要采用最先進的節(jié)點,因此開發(fā)者可以在節(jié)省部分成本的同時,更輕松地調整芯片設計以適應不同的產品版本。UCIe IP使Die-to-Die連接實現(xiàn)了標準化,并使不同的芯片之間能夠相互通信。

此外,從單個供應商處采購IP有助于充分利用完整的芯片設計和驗證流程,其中包含了適用于各種工藝技術的IP,即便設計中包含了多個供應商和代工廠工藝節(jié)點的芯片,也能保障協(xié)同工作。這種方法的優(yōu)勢還包括:

縮短設計時間,降低設計風險

提高結果質量

更快獲得結果

新思科技提供了豐富多樣的UCIe IP解決方案,針對主要代工廠及標準和先進封裝進行了優(yōu)化,并已在主要代工廠中發(fā)揮了上述優(yōu)勢。在本文中,我們將進一步討論在單個封裝中混合搭配芯片的好處,并探討來自單個供應商且支持多個代工廠和多個節(jié)點的UCIe IP如何幫助開發(fā)者成功設計出芯片。

UCIe協(xié)議推動Multi-Die芯片的發(fā)展

Multi-Die設計持續(xù)普及,高帶寬應用對此倍加青睞,這其中,UCIe提供的可靠保障功不可沒。盡管越來越受到關注,但Multi-Die架構還是令很多人心存疑慮,畢竟相對而言,這還屬于新鮮事物。相比于其他新出現(xiàn)的Die-to-Die規(guī)范,UCIe為Die-to-Die互連定義了完整的堆棧。得益于此,UCIe為互操作性和無縫連接提供了保障。此外,隨著更多的芯片被集成到單個封裝中,延遲也會相應增大。UCIe IP有助于維持原有的延遲,同時降低功耗并提高性能。UCIe規(guī)范在PHY的兩側之間設有冗余通道,確保了高可靠性,并支持通過這些額外通道進行修復。

開發(fā)者熟悉了某個供應商的IP后,就能夠繼續(xù)使用該供應商的其他IP解決方案,從而保持方法和流程的一致性。在不同節(jié)點上采用一組類似的IP相關產品還可以加快設計實施和驗證過程。

新思科技熟知Multi-Die設計所帶來的特有挑戰(zhàn),并致力于讓設計過程變得更加輕松。新思科技UCIe IP中包含控制器、PHY和驗證IP,已在眾多代工廠工藝節(jié)點上成功設計出了芯片;同時,我們正在與代工廠合作伙伴展開合作,力求為更多工藝節(jié)點開發(fā)UCIe IP,以便讓開發(fā)者能夠靈活地發(fā)揮在單個封裝中混合搭配異構芯片的優(yōu)勢。

格芯:新思科技和格芯攜手合作,在格芯12LP和12LP+工藝技術上開發(fā)UCIe IP,助力汽車、人工智能物聯(lián)網(wǎng)AIoT)及航空航天和政府應用發(fā)揮Multi-Die設計的能效和性能優(yōu)勢。

英特爾代工廠:英特爾與新思科技擴大合作,力求在英特爾先進工藝節(jié)點上實現(xiàn)業(yè)界領先的IP。此外還涉及針對英特爾先進工藝節(jié)點開發(fā)UCIe IP。

三星代工廠:新思科技與三星鼎力合作,提供了一系列新思科技IP組合。UCIe標準IP在三星SF5A工藝上的成功流片使得客戶能夠無縫轉向Multi-Die設計。與此同時,新思科技和三星代工廠正在多個節(jié)點上開發(fā)UCIe標準IP和UCIe先進IP。

臺積公司:新思科技與臺積公司通力合作,在臺積公司N3E和N5工藝技術上運用UCIe IP成功設計出芯片,支持先進封裝技術,并且運行時的數(shù)據(jù)速率最高可達24Gbps。

制定UCIe標準

自2022年發(fā)布以來,UCIe標準采用率的持續(xù)增長,并且一直在不斷發(fā)展和完善。雖然此前主要用作Die-to-Die通信規(guī)范,但UCIe有望成為一套更全面的小芯片規(guī)范,用于定義Die-to-Die接口的合規(guī)性,指導如何管理和控制小芯片,并就小芯片和Multi-Die設計的安全性做出規(guī)定。

作為UCIe聯(lián)盟的成員,新思科技將與其他行業(yè)領先企業(yè)積極合作,共同推動UCIe標準的發(fā)展。憑借在IP開發(fā)及Multi-Die設計方面積累的專業(yè)知識,我們致力于推動Multi-Die概念走向成功的彼岸。Multi-Die設計為摩爾定律注入了新的活力,UCIe有望成為引領半導體行業(yè)發(fā)展的關鍵力量。

審核編輯:彭菁z

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 封裝
    +關注

    關注

    126

    文章

    7873

    瀏覽量

    142893
  • 物聯(lián)網(wǎng)

    關注

    2909

    文章

    44557

    瀏覽量

    372757
  • 新思科技
    +關注

    關注

    5

    文章

    796

    瀏覽量

    50334
  • UCIe
    +關注

    關注

    0

    文章

    45

    瀏覽量

    1630

原文標題:想要在一個封裝中混合搭配多個芯片?UCIe給出了答案

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    思科技發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設計

    思科技近日宣布了一項重大技術突破,正式推出全球領先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解決方案。這一創(chuàng)新成果以每
    的頭像 發(fā)表于 09-11 17:18 ?602次閱讀

    思科技發(fā)布全球領先的40G UCIe IP,助力多芯片系統(tǒng)設計全面提速

    思科技40G UCIe IP 全面解決方案為高性能人工智能數(shù)據(jù)中心芯片中的芯片到芯片連接提供全球領先的帶寬 摘要: 業(yè)界首個完整的 40G
    發(fā)表于 09-10 13:45 ?413次閱讀

    工廠局域網(wǎng)設備IP沖突的解決方案

    工廠存在多品牌、多型號的新舊設備,每臺設備的IP地址出廠前便被設定好IP地址,便有很大概率出現(xiàn)相同重復IP。 對此,物通博聯(lián)提供基于網(wǎng)段隔離
    的頭像 發(fā)表于 07-30 15:45 ?318次閱讀
    <b class='flag-5'>工廠</b>局域網(wǎng)設備<b class='flag-5'>IP</b>沖突的<b class='flag-5'>解決方案</b>

    思科技PCIe 7.0驗證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領域的芯片設計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7
    的頭像 發(fā)表于 07-24 10:11 ?645次閱讀
    新<b class='flag-5'>思科</b>技PCIe 7.0驗證<b class='flag-5'>IP</b>(VIP)的特性

    思科技攜手英特爾推出可量產Multi-Die芯片設計解決方案

    思科技(Synopsys)近日宣布推出面向英特爾代工EMIB先進封裝技術的可量產多裸晶芯片設計參考流程,該流程采用了Synopsys.ai EDA全面解決方案和新思科
    的頭像 發(fā)表于 07-16 09:42 ?568次閱讀

    思科技面向英特爾代工推出可量產的多裸晶芯片設計參考流程,加速芯片創(chuàng)新

    3DIC Compiler協(xié)同設計與分析解決方案結合新思科IP,加速英特爾代工EMIB技術的異構集成 摘要: 新思科技人工智能(AI)驅動
    發(fā)表于 07-09 13:42 ?784次閱讀

    智慧工廠視頻監(jiān)控解決方案 OpenCV

    智能工廠視頻監(jiān)控解決方案以地區(qū)生態(tài)環(huán)境和工廠污染物為關鍵監(jiān)控目標。智能工廠視頻監(jiān)控解決方案根據(jù)線上監(jiān)控人工智能技術剖析,智能
    的頭像 發(fā)表于 07-03 23:00 ?317次閱讀
    智慧<b class='flag-5'>工廠</b>視頻監(jiān)控<b class='flag-5'>解決方案</b> OpenCV

    思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    PCIe 7.0 IP解決方案,加速萬億參數(shù)領域的芯片設計 新思科技推出業(yè)界首款完整的PCIe 7.0 IP解決
    的頭像 發(fā)表于 06-29 15:13 ?610次閱讀

    思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    思科技(Synopsys)近日宣布,推出業(yè)界首款完整的PCIe 7.0 IP解決方案,包括控制器、IDE安全模塊、PHY和驗證IP。該解決方案
    的頭像 發(fā)表于 06-25 09:46 ?493次閱讀

    2024年最新全球EMS代工廠50強(TOP 50)

    在科技產業(yè)中,EMS(ElectronicManufacturingServices,電子制造服務)代工廠扮演著至關重要的角色。它們?yōu)槿蚋鞯氐钠放粕?b class='flag-5'>提供從設計到生產、組裝、測試到最終出貨的全方位
    的頭像 發(fā)表于 04-24 16:56 ?8415次閱讀
    2024年最新全球EMS<b class='flag-5'>代工廠</b>50強(TOP 50)

    思科技與英特爾在UCIe互操作性測試進展

    英特爾的測試芯片Pike Creek由基于Intel 3技術制造的英特爾UCIe IP小芯片組成。它與采用臺積電公司N3工藝制造的新思科UCIe
    的頭像 發(fā)表于 04-18 14:22 ?734次閱讀

    臺灣代工廠加大支出,AI PC和服務器成主要驅動力

    產品相關的建廠和設備投資。 ? 鴻海 ? 先以龍頭廠商鴻海精密來看,作為目前英偉達AI服務器系統(tǒng)的主要代工廠之一,其去年的資本支出達到1117億新臺幣,同比增長14%,鴻海預計今年的資本支出將繼續(xù)增長,維持連續(xù)四年增長的態(tài)勢,且增幅甚至會高于去
    的頭像 發(fā)表于 03-25 09:22 ?2754次閱讀
    臺灣<b class='flag-5'>代工廠</b>加大支出,AI PC和服務器成<b class='flag-5'>主要</b>驅動力

    思科技正式推出業(yè)界首個1.6T以太網(wǎng)IP整體解決方案

    思科技1.6T以太網(wǎng)IP整體解決方案現(xiàn)已上市并被多家客戶用,與現(xiàn)有實現(xiàn)方案相比,其互連功耗最多可降低50%
    的頭像 發(fā)表于 03-19 10:23 ?465次閱讀

    和碩集團擬在印度設立PC代工廠,響應政策鼓勵本土制造

    當前,中國臺灣大型電子代工廠并未在印度設立PC產線,主要與該國的偉創(chuàng)力、本地廠商如Bhagwati、Dixon進行合作。此外,宏碁為爭取商業(yè)訂單,甚至已在印度租賃廠房自行生產桌面電腦,但若和碩能在當?shù)卦O立PC代工廠,將成為中國臺
    的頭像 發(fā)表于 02-26 09:40 ?800次閱讀

    中國晶圓代工廠降低價格吸引客戶

    近期,中國大陸的晶圓代工廠采取了降低流片價格的策略,旨在吸引更多客戶。這一策略的實施可能導致一些客戶考慮取消訂單,并考慮轉向中國大陸的晶圓代工廠。
    的頭像 發(fā)表于 01-25 16:37 ?2536次閱讀
    RM新时代网站-首页