RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

是德科技推出PCIe和UCIe仿真解決方案

是德科技快訊 ? 來(lái)源:是德科技快訊 ? 2024-07-30 16:06 ? 次閱讀

借助由仿真驅(qū)動(dòng)的虛擬合規(guī)性測(cè)試解決方案,采用更智能、更精簡(jiǎn)的工作流程,提高 PCIe 設(shè)計(jì)的工作效率

具有設(shè)計(jì)探索和報(bào)告生成能力,可加快小芯片信號(hào)完整性分析以及UCIe 合規(guī)性驗(yàn)證,從而幫助設(shè)計(jì)師提高工作效率,縮短新產(chǎn)品上市時(shí)間

是德科技(Keysight Technologies,Inc.)宣布推出System Designer for PCIe,這是其先進(jìn)設(shè)計(jì)系統(tǒng) (ADS) 軟件套件中的一款新產(chǎn)品,支持基于行業(yè)標(biāo)準(zhǔn)的仿真工作流程,可用于仿真高速、高頻的數(shù)字設(shè)計(jì)。System Designer for PCIe 是一種智能的設(shè)計(jì)環(huán)境,用于對(duì)最新的PCIe Gen5 和 Gen6 系統(tǒng)進(jìn)行建模和仿真。是德科技還在改進(jìn)其電子設(shè)計(jì)自動(dòng)化平臺(tái),通過(guò)為現(xiàn)有的 Chiplet PHY Designer 工具增加新功能,評(píng)估Chiplet中芯片到芯片的鏈路裕度性能,并對(duì)電壓傳遞函數(shù) (VTF) 是否符合相關(guān)參數(shù)標(biāo)準(zhǔn)進(jìn)行測(cè)量。

61654710-4e48-11ef-b8af-92fbcf53809c.png

System Designer for PCIe 是一種智能的設(shè)計(jì)環(huán)境

用于對(duì)最新PCIe Gen5 和 Gen6 系統(tǒng)進(jìn)行建模和仿真

PCIe 憑借其高速數(shù)字傳輸能力、出色的可擴(kuò)展性和適應(yīng)能力,成為廣泛適用于電子行業(yè)各領(lǐng)域的重要通用接口標(biāo)準(zhǔn)。它的用途十分廣泛,范圍涵蓋從日常生活中的消費(fèi)電子設(shè)備到高性能計(jì)算和關(guān)鍵基礎(chǔ)設(shè)施系統(tǒng)中的專業(yè)應(yīng)用。 復(fù)雜的 PCIe 設(shè)計(jì)支持多鏈路和多通道系統(tǒng),主要涉及 RootComplex 和 End-Point 之間的復(fù)雜分析設(shè)置,有時(shí)還會(huì)包括中繼器。通常,設(shè)計(jì)人員需要投入大量時(shí)間準(zhǔn)備仿真工作,卻很容易出錯(cuò)。在仿真過(guò)程中,往往缺乏針對(duì)特定供應(yīng)商的算法建模接口(AMI)仿真模型,而實(shí)際上在設(shè)計(jì)周期的早期階段就需要使用這些模型來(lái)探索設(shè)計(jì)空間。設(shè)計(jì)師還需要確保他們的原型設(shè)計(jì)能夠在硬件制造開啟之前通過(guò)合規(guī)性測(cè)試。能夠提升工作效率、優(yōu)化工作流程和提高合規(guī)性

System Designer for PCIe能夠利用一種智能的設(shè)計(jì)環(huán)境,自動(dòng)設(shè)置多鏈路、多通道和多層級(jí)(PAM4)的 PCIe 系統(tǒng)。它簡(jiǎn)化了仿真設(shè)置步驟,縮短了從首次探索到發(fā)現(xiàn)更深層次問(wèn)題的時(shí)間。

PCIe AMI 建模器支持 NRZ 和 PAM4 調(diào)制,能夠快速生成 PCIe 系統(tǒng)分析所需的 AMI 模型。AMI 模型生成器為設(shè)計(jì)師提供了一套向?qū)降?AMI 模型生成工作流程,可快速創(chuàng)建發(fā)射器(Tx)和接收器(Rx)模型。

采用經(jīng)過(guò)簡(jiǎn)化的、由仿真驅(qū)動(dòng)的虛擬合規(guī)性測(cè)試,使得設(shè)計(jì)人員能夠確保設(shè)計(jì)的質(zhì)量。高度集成的、由仿真驅(qū)動(dòng)的 PCIe 合規(guī)性測(cè)試工作流程可最大限度地減少設(shè)計(jì)迭代,縮短產(chǎn)品上市時(shí)間,從而降低設(shè)計(jì)成本。

Chiplet PHY Designer的增強(qiáng)功能

Chiplet PHY Designer 是 EDA 行業(yè)首款針對(duì)通用小芯片互聯(lián)技術(shù) (UCIe) 標(biāo)準(zhǔn)的仿真解決方案,有助于評(píng)估和預(yù)測(cè)芯片到芯片的鏈路裕量、用于通道合規(guī)性分析的 VTF 以及前向時(shí)鐘的性能。Chiplet PHY Designer 具有全新的設(shè)計(jì)探索和報(bào)告生成能力,可加速信號(hào)完整性分析和合規(guī)性驗(yàn)證,從而提高設(shè)計(jì)人員的工作效率,縮短新產(chǎn)品的上市時(shí)間。

是德科技EDA 事業(yè)部高速數(shù)字產(chǎn)品線總監(jiān) Hee-Soo Lee 表示:“我們將持續(xù)拓展由標(biāo)準(zhǔn)驅(qū)動(dòng)的工作流程解決方案,從而為客戶提供支持。與同類產(chǎn)品相比,我們的高速數(shù)字產(chǎn)品組合能夠?yàn)樾盘?hào)完整性分析和合規(guī)性測(cè)試驗(yàn)證提供更準(zhǔn)確、更先進(jìn)的仿真軟件,在 EDA 行業(yè)處于領(lǐng)先地位。PCIe 和 UCIe 等數(shù)字標(biāo)準(zhǔn)對(duì)于保障電子系統(tǒng)的性能而言至關(guān)重要。設(shè)計(jì)師在工作過(guò)程中使用是德科技的 PCIe 和 UCIe 仿真解決方案,可以縮短開發(fā)周期,節(jié)省大量時(shí)間和成本?!?/p>

關(guān)于是德科技

是德科技(NYSE:KEYS)啟迪并賦能創(chuàng)新者,助力他們將改變世界的技術(shù)帶入生活。作為一家標(biāo)準(zhǔn)普爾 500 指數(shù)公司,我們提供先進(jìn)的設(shè)計(jì)、仿真和測(cè)試解決方案,旨在幫助工程師在整個(gè)產(chǎn)品生命周期中更快地完成開發(fā)和部署,同時(shí)控制好風(fēng)險(xiǎn)。我們的客戶遍及全球通信、工業(yè)自動(dòng)化、航空航天與國(guó)防、汽車、半導(dǎo)體和通用電子等市場(chǎng)。我們與客戶攜手,加速創(chuàng)新,創(chuàng)造一個(gè)安全互聯(lián)的世界。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4070

    瀏覽量

    133552
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1234

    瀏覽量

    82577
  • PHY
    PHY
    +關(guān)注

    關(guān)注

    2

    文章

    301

    瀏覽量

    51732
  • 是德科技
    +關(guān)注

    關(guān)注

    20

    文章

    875

    瀏覽量

    81763

原文標(biāo)題:是德科技推出System Designer和Chiplet PHY Designer,優(yōu)化基于數(shù)字標(biāo)準(zhǔn)的仿真工作流程

文章出處:【微信號(hào):KeysightGCFM,微信公眾號(hào):是德科技快訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCIe信號(hào)完整性問(wèn)題解決方案

    問(wèn)題的解決方案: 一、檢查和優(yōu)化硬件連接 確保連接器和插槽正確接觸 : 檢查PCIe設(shè)備(如顯卡、固態(tài)硬盤等)與主板上的PCIe插槽之間的連接是否牢固,確保所有連接器都正確插入且沒(méi)有物理?yè)p傷。 使用高質(zhì)量的材料和工藝 : 選擇高
    的頭像 發(fā)表于 11-26 15:18 ?467次閱讀

    美光科技推出新款存儲(chǔ)解決方案

    隨著人工智能(AI)不斷改變行業(yè)并推動(dòng)創(chuàng)新,數(shù)據(jù)中心需要能夠跟上存儲(chǔ)解決方案的發(fā)展步伐。為滿足這一需求,我很高興地宣布推出新款存儲(chǔ)解決方案——美光9550 NVMeTM SSD。這一新款尖端垂直集成
    的頭像 發(fā)表于 11-18 10:32 ?207次閱讀
    美光科技<b class='flag-5'>推出</b>新款存儲(chǔ)<b class='flag-5'>解決方案</b>

    科技PCIe 7.0測(cè)試解決方案

    伴隨大語(yǔ)言模型和相關(guān)訓(xùn)練系統(tǒng)迅猛增長(zhǎng)、對(duì)非結(jié)構(gòu)化數(shù)據(jù)處理的需求急劇上升,市場(chǎng)對(duì)算力的需求也是呈指數(shù)級(jí)增加。PCIe作為計(jì)算機(jī)和服務(wù)器中使用廣泛的高速數(shù)據(jù)傳輸技術(shù)發(fā)展迅猛,今年4月份PCI-SIG已經(jīng)批準(zhǔn) Draft 0.5版基礎(chǔ)規(guī)范,目前0.7版本基礎(chǔ)規(guī)范正在審核中,預(yù)計(jì)2025年敲定最終發(fā)行版本。
    的頭像 發(fā)表于 11-06 13:37 ?229次閱讀

    新思科技發(fā)布全球領(lǐng)先的40G UCIe IP,助力多芯片系統(tǒng)設(shè)計(jì)全面提速

    新思科技40G UCIe IP 全面解決方案為高性能人工智能數(shù)據(jù)中心芯片中的芯片到芯片連接提供全球領(lǐng)先的帶寬 摘要: 業(yè)界首個(gè)完整的 40G UCIe IP 全面解決方案,包括控制器、
    發(fā)表于 09-10 13:45 ?413次閱讀

    科技推出電氣結(jié)構(gòu)測(cè)試儀

    科技近期在半導(dǎo)體測(cè)試領(lǐng)域邁出重要一步,正式推出了電氣結(jié)構(gòu)測(cè)試儀(EST),一款專為半導(dǎo)體制造中鍵合線(Wire Bonding)檢測(cè)設(shè)計(jì)的創(chuàng)新解決方案。此解決方案
    的頭像 發(fā)表于 09-03 15:15 ?327次閱讀

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來(lái),Cadence 對(duì) PCIe 技術(shù)的堅(jiān)定承諾和支持,在業(yè)界有目共睹。我們深知強(qiáng)大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺(tái)。在 PCI-SIG 開發(fā)者大會(huì)迎來(lái) 32 周年之際,Cadence 宣布面向 HPC/AI 市場(chǎng)
    的頭像 發(fā)表于 08-29 09:14 ?505次閱讀
    Cadence展示完整的<b class='flag-5'>PCIe</b> 7.0 IP<b class='flag-5'>解決方案</b>

    Prodigy Technovations推出功能強(qiáng)大的PCIe Gen5協(xié)議分析儀

    印度班加羅爾2024年7月26日?/美通社/ -- 創(chuàng)新協(xié)議分析解決方案的領(lǐng)先供應(yīng)商Prodigy Technovations今日宣布推出其PGY-PCIeGen5-PA,即PCIe Gen5協(xié)議
    的頭像 發(fā)表于 07-29 05:36 ?348次閱讀
    Prodigy Technovations<b class='flag-5'>推出</b>功能強(qiáng)大的<b class='flag-5'>PCIe</b> Gen5協(xié)議分析儀

    新思科技PCIe 7.0驗(yàn)證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬(wàn)億參數(shù)領(lǐng)域的芯片設(shè)計(jì)》中,新思科技宣布推出綜合全面的PCIe
    的頭像 發(fā)表于 07-24 10:11 ?644次閱讀
    新思科技<b class='flag-5'>PCIe</b> 7.0驗(yàn)證IP(VIP)的特性

    安費(fèi)諾高速電纜解決方案滿足PCIe、EDSFF、OCP規(guī)范和機(jī)架式電源要求

    企業(yè)級(jí)服務(wù)器解決方案供應(yīng)商,隆重推出EDSFF、OCP、機(jī)架式電源和PCIe DirectAttached電纜解決方案 安費(fèi)諾信息通信(ACS) 隆重宣布,正式
    的頭像 發(fā)表于 07-10 18:07 ?1740次閱讀

    新思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    PCIe 7.0 IP解決方案,加速萬(wàn)億參數(shù)領(lǐng)域的芯片設(shè)計(jì) 新思科技推出業(yè)界首款完整的PCIe 7.0 IP解決
    的頭像 發(fā)表于 06-29 15:13 ?610次閱讀

    新思科技發(fā)布PCIe 7.0 IP解決方案,賦能AI與HPC前沿設(shè)計(jì)

    在全球芯片設(shè)計(jì)領(lǐng)域,新思科技(Synopsys)再次展現(xiàn)了其技術(shù)領(lǐng)先的實(shí)力。近日,公司宣布推出業(yè)界首款完整的PCIe 7.0 IP解決方案,這一重大創(chuàng)新為芯片制造商在處理計(jì)算密集型AI工作負(fù)載時(shí)提供了前所未有的帶寬和延遲優(yōu)化能力
    的頭像 發(fā)表于 06-25 10:12 ?550次閱讀

    新思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    新思科技(Synopsys)近日宣布,推出業(yè)界首款完整的PCIe 7.0 IP解決方案,包括控制器、IDE安全模塊、PHY和驗(yàn)證IP。該解決方案可以助力芯片制造商滿足計(jì)算密集型AI工作
    的頭像 發(fā)表于 06-25 09:46 ?493次閱讀

    科技聯(lián)合新思科技、Ansys推出了一個(gè)全新的集成射頻設(shè)計(jì)遷移流程

    新設(shè)計(jì)流程在新思科技的定制化設(shè)計(jì)系列、是科技電磁仿真平臺(tái)以及 Ansys 器件合成軟件的基礎(chǔ)之上,提供了一個(gè)高效、集成的射頻電路再設(shè)計(jì)解決方案。
    的頭像 發(fā)表于 05-10 16:33 ?523次閱讀

    科技與ETS Lindgren合作推出NB-NTN OTA測(cè)試解決方案

    近日,是科技與ETS Lindgren共同發(fā)布了一款創(chuàng)新的OTA測(cè)試解決方案,該方案專為測(cè)試支持窄帶非地面網(wǎng)絡(luò)(NB-NTN)技術(shù)的設(shè)備而設(shè)計(jì)。這一創(chuàng)新性的解決方案標(biāo)志著雙方在通信測(cè)
    的頭像 發(fā)表于 03-14 10:57 ?711次閱讀

    科技推出QuantumPro解決方案

    科技近期隆重推出QuantumPro解決方案,標(biāo)志著公司在量子電子設(shè)計(jì)自動(dòng)化(EDA)領(lǐng)域邁出了堅(jiān)實(shí)的一步。QuantumPro作為首款電磁(EM)設(shè)計(jì)和仿真一體化工具及工作流程,
    的頭像 發(fā)表于 03-08 10:15 ?504次閱讀
    RM新时代网站-首页