RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標準解讀

奇異摩爾 ? 來源:奇異摩爾 ? 2024-11-05 11:39 ? 次閱讀

單個芯片性能提升的有效途徑

隨著半導體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術(shù),將多個滿足特定功能的芯粒單元通過Die-to-Die互聯(lián)技術(shù)與底層基礎(chǔ)芯片封裝在一起,形成一個系統(tǒng)級芯片。

9cfca2a0-9803-11ef-a511-92fbcf53809c.png

在單個芯片內(nèi)部,基于Chiplet架構(gòu)的IO Die、Die-to-Die互聯(lián)技術(shù)是增強單個芯片性能和性價比的關(guān)鍵途徑。片內(nèi)的高速互聯(lián)可以大大降低數(shù)據(jù)傳輸?shù)难舆t和功耗。通過高速的內(nèi)部互聯(lián),不同的功能模塊可以快速共享數(shù)據(jù),優(yōu)化內(nèi)存訪問和計算資源的分配,提高整體能效比。簡而言之,Chiplet架構(gòu)下的內(nèi)部高速互聯(lián),為芯片算力的提升開辟了新的可能。

AMD EPYC Zen 5系列Chiplet案例

9d12eaec-9803-11ef-a511-92fbcf53809c.png

(Source:AMD 5th Gen EPYC 處理器白皮書) 近期才發(fā)布的AMD 代號為“Turin” Zen 5 架構(gòu)的 EPYC 服務(wù)器處理器,使用臺積電3nm/4nm工藝制造,主頻高達5Ghz。Turin 有兩種版本:一種配備Zen 5 內(nèi)核(支持多達128內(nèi)核、256線程),另一種配備 Zen 5c內(nèi)核(支持多達192內(nèi)核,384線程)。AMD繼續(xù)沿用了Central IOD(IO Die)的設(shè)計架構(gòu),保持了上一代6nm的工藝。

9d3729ac-9803-11ef-a511-92fbcf53809c.png

(Source:AMD 5th Gen EPYC 處理器白皮書) 上圖所示,AMD運用Chiplet技術(shù)將CPU與IO Die創(chuàng)新路徑解耦,這些芯片可以按照自己的制程進行開發(fā)及演進。通過模塊化方法,可以靈活擴充/搭配CCD (CPU Die) 和IO Die,以創(chuàng)建滿足工作負載需求的專業(yè)處理器。(按需配置低配版8內(nèi)核到高配版192內(nèi)核的處理器)。 隨著CPU性能的提升,IO Die 也在不斷發(fā)展以適應(yīng)需求,更多的內(nèi)核需要更多的I/O帶寬從而支持12個DDR5-6000內(nèi)存控制器、PCIe Gen 5 I/O以及AMD Infinity Fabric互連。

9d4ad7a4-9803-11ef-a511-92fbcf53809c.png

上圖表述了通過Central IO Die 可以靈活擴充CPU內(nèi)核的數(shù)量,從而集成從低性能到高性能服務(wù)器的芯片(以AMD Zen 5系列架構(gòu)產(chǎn)品系列為例)

隨著系統(tǒng)規(guī)模的不斷擴大,我們需要將眾多不同的小單元(如計算單元、存儲單元、功能單元等)整合成更大規(guī)模的系統(tǒng)。為此,迫切需要一種從芯片內(nèi)部到整個系統(tǒng)層面的統(tǒng)一互聯(lián)架構(gòu)。雖然國際頂尖廠商已經(jīng)推出了各自的解決方案,但行業(yè)的發(fā)展趨勢表明,廠商之間的合作已成為主流。因此,實現(xiàn)不同廠商間的互操作性變得至關(guān)重要。這就要求我們構(gòu)建一個基于第三方產(chǎn)品的統(tǒng)一互聯(lián)架構(gòu),以及開放的標準和生態(tài)系統(tǒng)。通過這種分工協(xié)作的模式,我們可以打造一個開放且繁榮的生態(tài)系統(tǒng),使得各廠商能夠根據(jù)自己的專長(如計算、軟件開發(fā)、接口技術(shù)等)進行有效合作,共同推動行業(yè)的進步。(推薦閱讀:萬卡集群時代,互聯(lián)成為核心)

Die-to-Die片內(nèi)互聯(lián):UCIe互聯(lián)標準

Die-to-Die 互聯(lián)是Chiplet架構(gòu)的核心基礎(chǔ),它為芯片內(nèi)部不同Die之間的緊密協(xié)作提供了傳輸?shù)?a target="_blank">接口。Universal Chiplet Interconnect Express (UCIe) 是一種開放的行業(yè)互聯(lián)標準,可在 Chiplet 之間提供高帶寬、低延遲、節(jié)能且經(jīng)濟高效的封裝內(nèi)連接。

9d4f1efe-9803-11ef-a511-92fbcf53809c.png

自2012年成立以來,UCIe 的既定目標是為Chiplet建立一個開放且無處不在的生態(tài)系統(tǒng)。無論這意味著簡單地將某些物理方面標準化以簡化制造,還是實現(xiàn)真正的混合匹配設(shè)置。在這樣的生態(tài)系統(tǒng)中,客戶可以自由地從多家芯片制造商那里挑選使用Chiplet構(gòu)建的芯片模塊,而這些都需要一個強大的基礎(chǔ)標準來支撐。 UCIe技術(shù)被用于連接多個芯片Die、內(nèi)存控制器和其他計算資源,形成一個高度集成的系統(tǒng)。這種集成方式允許不同的計算單元之間通過高速的數(shù)據(jù)通道進行通信,從而提高整體系統(tǒng)的處理能力和效率。此外,使用UCIe技術(shù)還可以實現(xiàn)動態(tài)功耗管理,通過在不同計算單元之間動態(tài)調(diào)整功率分配,以優(yōu)化系統(tǒng)的能效比。 UCIe 1.1 于2023年8月發(fā)布覆蓋涵蓋了芯片到芯片之間的I/O 物理層、協(xié)議和軟件堆棧等規(guī)范。之后時隔1年,UCIe 2.0規(guī)范正式發(fā)布。UCIe 2.0規(guī)范引入了對可管理性標準化系統(tǒng)架構(gòu)的支持,并全面解決了系統(tǒng)級封裝(SiP)生命周期中跨多個芯粒的可測試性、可管理性和調(diào)試(DFx)的設(shè)計難題。

9d6e0eea-9803-11ef-a511-92fbcf53809c.png

(上圖為直播內(nèi)容預(yù)告)

想了解更多關(guān)于Chiplet&互聯(lián)技術(shù)趨勢以及UCIe 最新標準解析? 資深電子媒體人張國斌與奇異摩爾彧博邀您于11月5日晚19點-20點30分共探Chiplet&互聯(lián)趨勢~

演講主題

AIGC時代:探索Chiplet互聯(lián)趨勢與Die-to-Die接口技術(shù)

演講嘉賓

9db823d6-9803-11ef-a511-92fbcf53809c.png

王彧博士:奇異摩爾高級設(shè)計經(jīng)理

奇異摩爾集成電路設(shè)計有限公司高級設(shè)計經(jīng)理,近十年半導體產(chǎn)業(yè)經(jīng)驗,主要研究領(lǐng)域為高速互聯(lián)接口集成電路設(shè)計,設(shè)計并量產(chǎn)PCIe、DDR、MIPI等多種高速接口,在ISSCC、JSSC、TCAS等集成電路設(shè)計頂級會議和期刊上發(fā)表論文十余篇,申請和授權(quán)國內(nèi)外專利6項。

關(guān)于我們

AI網(wǎng)絡(luò)全棧式互聯(lián)架構(gòu)產(chǎn)品及解決方案提供商

奇異摩爾,成立于2021年初,是一家行業(yè)領(lǐng)先的AI網(wǎng)絡(luò)全棧式互聯(lián)產(chǎn)品及解決方案提供商。公司依托于先進的高性能RDMA 和Chiplet技術(shù),創(chuàng)新性地構(gòu)建了統(tǒng)一互聯(lián)架構(gòu)——Kiwi Fabric,專為超大規(guī)模AI計算平臺量身打造,以滿足其對高性能互聯(lián)的嚴苛需求。

我們的產(chǎn)品線豐富而全面,涵蓋了面向不同層次互聯(lián)需求的關(guān)鍵產(chǎn)品,如面向北向Scale out網(wǎng)絡(luò)的AI原生智能網(wǎng)卡、面向南向Scale up網(wǎng)絡(luò)的GPU片間互聯(lián)芯粒、以及面向芯片內(nèi)算力擴展的2.5D/3D IO Die和UCIe Die2Die IP等。這些產(chǎn)品共同構(gòu)成了全鏈路互聯(lián)解決方案,為AI計算提供了堅實的支撐。

奇異摩爾的核心團隊匯聚了來自全球半導體行業(yè)巨頭如NXP、Intel、Broadcom等公司的精英,他們憑借豐富的AI互聯(lián)產(chǎn)品研發(fā)和管理經(jīng)驗,致力于推動技術(shù)創(chuàng)新和業(yè)務(wù)發(fā)展。團隊擁有超過50個高性能網(wǎng)絡(luò)及Chiplet量產(chǎn)項目的經(jīng)驗,為公司的產(chǎn)品和服務(wù)提供了強有力的技術(shù)保障。我們的使命是支持一個更具創(chuàng)造力的芯世界,愿景是讓計算變得簡單。奇異摩爾以創(chuàng)新為驅(qū)動力,技術(shù)探索新場景,生態(tài)構(gòu)建新的半導體格局,為高性能AI計算奠定穩(wěn)固的基石。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    431

    瀏覽量

    12584
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    45

    瀏覽量

    1630
  • 奇異摩爾
    +關(guān)注

    關(guān)注

    0

    文章

    49

    瀏覽量

    3399
  • 芯粒
    +關(guān)注

    關(guān)注

    0

    文章

    59

    瀏覽量

    128

原文標題:直播倒計時 | 最新Chiplet互聯(lián)案例解析?UCIe 2.0最新標準解讀? 答案盡在11月5日線上直播

文章出處:【微信號:奇異摩爾,微信公眾號:奇異摩爾】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DEKRA德凱舉辦照明產(chǎn)品新標準解析研討會

    近日,DEKRA德凱在寧波舉辦了照明產(chǎn)品標準解析研討會,該活動旨在解讀前沿標準,助力企業(yè)加強對照明產(chǎn)品標準的理解和應(yīng)用,推動行業(yè)質(zhì)量提升和技
    的頭像 發(fā)表于 12-12 15:11 ?219次閱讀

    奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

    技術(shù)創(chuàng)新為多芯粒系統(tǒng)的出現(xiàn)鋪平了道路,其中關(guān)鍵的一項創(chuàng)新是UCIe標準。UCIe標準于2022年3月推出,是芯粒互聯(lián)國際
    的頭像 發(fā)表于 12-10 11:33 ?390次閱讀
    奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

    高清視頻和音頻線接口的最新標準

    ) HDMI是目前最廣泛使用的高清視頻和音頻接口之一,它能夠傳輸未壓縮的音頻和視頻信號。HDMI的最新標準是HDMI 2.1,它帶來了以下改進: 更高的帶寬: HDMI 2.1支持高達48Gbps的帶寬,是HDMI 2.0的兩倍多,這使得它能夠支持更高的分辨率和刷新率
    的頭像 發(fā)表于 10-30 15:28 ?380次閱讀

    UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設(shè)計方案的引入。Chiplet技術(shù),作為“后摩爾定律時代”提升芯片性能的關(guān)鍵解決方案之一,正逐漸受到業(yè)界的廣泛關(guān)注。
    的頭像 發(fā)表于 10-16 14:08 ?368次閱讀

    新思科技發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設(shè)計

    新思科技近日宣布了一項重大技術(shù)突破,正式推出全球領(lǐng)先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解決方案。這一創(chuàng)新成果以每引腳高達40 Gbps的驚人速度,重新定義了行業(yè)標準
    的頭像 發(fā)表于 09-11 17:18 ?602次閱讀

    年底實施!解讀磁性材料行業(yè)新標準

    近日,兩項磁性材料行業(yè)國家新標準發(fā)布,并將于年底實施!這兩項新標準規(guī)定了什么?又將給行業(yè)帶來怎樣的影響? 近日,國家市場監(jiān)督管理總局(國家標準化管理委員會)正式批準和發(fā)布了兩項關(guān)乎磁性材料行業(yè)的重磅
    的頭像 發(fā)表于 08-16 10:49 ?391次閱讀

    是德科技推出PCIe和UCIe仿真解決方案

    電子設(shè)計自動化平臺,通過為現(xiàn)有的 Chiplet PHY Designer 工具增加新功能,評估Chiplet中芯片到芯片的鏈路裕度性能,并對電壓傳遞函數(shù) (VTF) 是否符合相關(guān)參數(shù)標準進行測量。
    的頭像 發(fā)表于 07-30 16:06 ?867次閱讀
    是德科技推出PCIe和<b class='flag-5'>UCIe</b>仿真解決方案

    滿足IEC62368.1最新標準的電氣安規(guī)測試解決方案

    IEC62368最新標準解讀:基于IEC 62368-1?測試電氣設(shè)備
    的頭像 發(fā)表于 07-23 16:51 ?691次閱讀
    滿足IEC62368.1最<b class='flag-5'>新標準</b>的電氣安規(guī)測試解決方案

    如何通過Matter 1.3新標準塑造物聯(lián)網(wǎng)的未來

    SiliconLabs(亦稱“芯科科技”)高級產(chǎn)品營銷經(jīng)理SamiKaislasuo近期轉(zhuǎn)寫一篇趨勢應(yīng)用文章來探討如何通過Matter 1.3新標準塑造物聯(lián)網(wǎng)的未來。隨著物聯(lián)網(wǎng)的整合,從智能建筑到
    的頭像 發(fā)表于 07-09 14:25 ?703次閱讀

    英特爾OPS 2.0定義智慧教育新標準,助力行業(yè)創(chuàng)新升級

    2024年4月18日,重慶——今日,英特爾AI教育峰會暨OPS2.0全球發(fā)布活動在第83屆中國教育裝備展示會期間順利舉行。峰會現(xiàn)場,英特爾攜手視源股份、德晟達等合作伙伴正式發(fā)布新一代開放式可插拔標準
    的頭像 發(fā)表于 04-19 09:24 ?409次閱讀
    英特爾OPS <b class='flag-5'>2.0</b>定義智慧教育<b class='flag-5'>新標準</b>,助力行業(yè)創(chuàng)新升級

    新思科技與英特爾在UCIe互操作性測試進展

    英特爾的測試芯片Pike Creek由基于Intel 3技術(shù)制造的英特爾UCIe IP小芯片組成。它與采用臺積電公司N3工藝制造的新思科技UCIe IP測試芯片形成組合。
    的頭像 發(fā)表于 04-18 14:22 ?734次閱讀

    “星閃2.0標準”發(fā)布!卡位汽車和IoT終端,哪些亮點產(chǎn)品不容錯過

    近日,在2024年國際星閃聯(lián)盟產(chǎn)業(yè)峰會上,國際星閃聯(lián)盟專家委副主任、中國信息通信院總工程師魏然帶領(lǐng)聯(lián)盟需求與標準工作組組長和副組長共同發(fā)布了21項星閃2.0標準。新標準支持星閃原生音視
    的頭像 發(fā)表于 04-15 18:15 ?6250次閱讀
    “星閃<b class='flag-5'>2.0</b><b class='flag-5'>標準</b>”發(fā)布!卡位汽車和IoT終端,哪些亮點產(chǎn)品不容錯過

    臺積電、英特爾引領(lǐng)半導體行業(yè)先進封裝技術(shù)創(chuàng)新

    這一聯(lián)盟目前有超過120家企業(yè)加盟,包括臺積電、三星、ASE、AMD、ARM、高通、谷歌、Meta(Facebook)、微軟等業(yè)界翹楚,由英特爾擔當主導力量。該聯(lián)盟旨在創(chuàng)建全新Chiplet互聯(lián)以及開放標準
    的頭像 發(fā)表于 03-20 09:55 ?584次閱讀

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導體設(shè)計和制造中將大型芯片的不同功能分解并分散實現(xiàn)在多個較小和專用的芯片(Chiplets)上的方法。這些較小的芯片隨后通過高速互連方式集成到一個封裝中,共同實現(xiàn)全功能的芯片系統(tǒng)。
    的頭像 發(fā)表于 01-25 10:43 ?2143次閱讀
    什么是<b class='flag-5'>Chiplet</b>技術(shù)?

    Chiplet成大芯片設(shè)計主流方式,開啟IP復用新模式

    照不同的計算單元或功能單元對其進行分解,然后每個單元選擇最適合的工藝制程進行制造,再將這些模塊化的裸片互聯(lián)起來,降低芯片設(shè)計的成本和難度。 ? Chiplet模型已經(jīng)被證明是可行的,目前AMD、英特爾、博通和Marvell等公司都已經(jīng)推出自己的
    的頭像 發(fā)表于 01-12 00:55 ?2092次閱讀
    RM新时代网站-首页