RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

要長高 ? 2024-10-16 14:08 ? 次閱讀

隨著大型SoC(系統(tǒng)級芯片)的設(shè)計復(fù)雜度和制造難度不斷攀升,芯片行業(yè)正面臨前所未有的挑戰(zhàn)。英偉達公司的Blackwell芯片B200,作為業(yè)界的一個典型代表,其晶體管數(shù)量相比上一代H100芯片提升了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設(shè)計方案的引入。Chiplet技術(shù),作為“后摩爾定律時代”提升芯片性能的關(guān)鍵解決方案之一,正逐漸受到業(yè)界的廣泛關(guān)注。

Chiplet技術(shù)通過先進封裝方法,將不同工藝或功能的芯片進行異構(gòu)集成,使得SoC的功能可以在不同的工藝節(jié)點上實現(xiàn)。然而,在Chiplet產(chǎn)業(yè)發(fā)展的初期,由于缺乏統(tǒng)一的標準,各家的Chiplet設(shè)計需要“定制互連”,這大大降低了設(shè)計效率,并阻礙了技術(shù)的積累。為了解決這個問題,UCIe(Universal Chiplet Interconnect Express)標準應(yīng)運而生。

UCIe標準旨在推行開放的Die-to-Die(芯粒與芯粒間)互連標準,以開放的高級接口總線為基礎(chǔ),實現(xiàn)芯片封裝內(nèi)功能單元的即插即用。自2022年3月由英特爾、AMD、Arm等十家公司聯(lián)合推出以來,UCIe標準已經(jīng)經(jīng)歷了從1.0到1.1再到2.0的多次更新,逐步完善了Die-to-Die互連標準,增強了Chiplet和先進封裝融合的可靠性、可測性,并強化了互連的靈活性。

近日,新思科技公司正式發(fā)布了全球領(lǐng)先的40G UCIe IP解決方案,這是業(yè)界首個完整的UCIe IP全面解決方案。該解決方案包括UCIe控制器IP、UCIe PHY IP和UCIe驗證IP(VIP),每引腳運行速度高達40 Gbps,可實現(xiàn)異構(gòu)和同構(gòu)芯片之間的12.9Tbps/mm帶寬密度,滿足設(shè)計人員對更大帶寬、更高能效的需求。

新思科技的40G UCIe IP解決方案不僅符合最新的UCIe 2.0規(guī)范,還提供了比規(guī)范更高的帶寬性能。此外,該解決方案還集成了信號完整性監(jiān)控器和全面的測試和芯片生命周期管理(SLM)功能,能夠增強Multi-Die系統(tǒng)封裝的可靠性。同時,新思科技還提供了額外的信號完整性和電源完整性服務(wù),以及豐富的IP組合和強大的生態(tài)優(yōu)勢,幫助設(shè)計人員打造更具競爭力的Multi-Die系統(tǒng)。

隨著UCIe規(guī)范的逐漸完善和Chiplet技術(shù)的普及,芯片設(shè)計行業(yè)正迎來一場深刻的變革。新思科技的40G UCIe IP解決方案作為這場變革的先鋒,將為數(shù)據(jù)中心、人工智能、高端消費電子智能汽車等領(lǐng)域的設(shè)計人員提供高性能、高可靠性的SoC解決方案,助力他們在產(chǎn)業(yè)智能化升級中搶得先機。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4161

    瀏覽量

    218157
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    431

    瀏覽量

    12584
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    45

    瀏覽量

    1630
收藏 人收藏

    評論

    相關(guān)推薦

    奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

    隨著帶寬需求飆升至新高度,多芯粒系統(tǒng)正成為許多應(yīng)用領(lǐng)域的解決方案。通過在單一封裝中異構(gòu)集成多個芯粒,Chiplet芯粒系統(tǒng)能夠為人工智能、高性能計算和超大規(guī)模數(shù)據(jù)中心提供更高的處理能力和性能。一系列
    的頭像 發(fā)表于 12-10 11:33 ?390次閱讀
    奇異摩爾32GT/s Kiwi Link Die-to-Die <b class='flag-5'>IP</b>全面上市

    40G光模塊介紹及常見問題探討

    光模塊廠家提供40G光模塊,應(yīng)用于數(shù)據(jù)中心,云計算,高性能計算場景,廣泛兼容華為,華三,思科,銳捷等光纖模塊品牌,助您實現(xiàn)高速數(shù)據(jù)傳輸。本文介紹40G光模塊接口,光模塊廠家,40G光模
    的頭像 發(fā)表于 11-25 11:56 ?184次閱讀

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標準解讀

    單個芯片性能提升的有效途徑?? ? 隨著半導(dǎo)體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術(shù),將多個滿足特定功能的芯粒單元通過Die-to-Die互聯(lián)技術(shù)
    的頭像 發(fā)表于 11-05 11:39 ?915次閱讀
    最新<b class='flag-5'>Chiplet</b>互聯(lián)案例解析 <b class='flag-5'>UCIe</b> 2.0最新標準解讀

    思科發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設(shè)計

    思科技近日宣布了一項重大技術(shù)突破,正式推出全球領(lǐng)先的40G UCIe(Universal Chiplet Interconnect Exp
    的頭像 發(fā)表于 09-11 17:18 ?602次閱讀

    思科發(fā)布全球領(lǐng)先的40G UCIe IP,助力多芯片系統(tǒng)設(shè)計全面提速

    思科40G UCIe IP 全面解決方案為高性能人工智能數(shù)據(jù)中心芯片中的芯片到芯片連接提供全球領(lǐng)先的帶寬 摘要: 業(yè)界首個完整的
    發(fā)表于 09-10 13:45 ?413次閱讀

    Alphawave推出業(yè)界首款支持臺積電CoWoS封裝的3nm UCIe IP

    半導(dǎo)體IP領(lǐng)域的先鋒企業(yè)Alphawave Semi近日宣布了一項重大技術(shù)突破,成功推出了業(yè)界首款基于最新UCIe(Universal Chiplet Interconnect Exp
    的頭像 發(fā)表于 08-01 17:07 ?807次閱讀

    是德科技推出PCIe和UCIe仿真解決方案

    電子設(shè)計自動化平臺,通過為現(xiàn)有的 Chiplet PHY Designer 工具增加新功能,評估Chiplet中芯片到芯片的鏈路裕度性能,并對電壓傳遞函數(shù) (VTF) 是否符合相關(guān)參數(shù)標準進行測量。
    的頭像 發(fā)表于 07-30 16:06 ?867次閱讀
    是德科技推出PCIe和<b class='flag-5'>UCIe</b>仿真<b class='flag-5'>解決方案</b>

    思科引領(lǐng)EMIB封裝技術(shù)革新,推出量產(chǎn)級多裸晶芯片設(shè)計參考流程

    在當(dāng)今半導(dǎo)體產(chǎn)業(yè)日新月異的背景下,封裝技術(shù)的創(chuàng)新正成為推動芯片性能與系統(tǒng)集成度飛躍的關(guān)鍵力量。近日,全球領(lǐng)先的EDA(電子設(shè)計自動化)和半導(dǎo)體IP解決方案提供商——新思科技,宣布了一項
    的頭像 發(fā)表于 07-11 09:47 ?482次閱讀

    思科技針對主要代工廠提供豐富多樣的UCIe IP解決方案

    Multi-Die設(shè)計之所以成為可能,除了封裝技術(shù)的進步之外,用于Die-to-Die連接的通用芯?;ミB技術(shù)UCIe)標準也是一大關(guān)鍵。 通過混合搭配來自不同供應(yīng)商,甚至基于不同代工廠工藝節(jié)點的多個芯片或小芯片,芯片開發(fā)者可以
    的頭像 發(fā)表于 07-03 15:16 ?957次閱讀

    思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    PCIe 7.0 IP解決方案,加速萬億參數(shù)領(lǐng)域的芯片設(shè)計 新思科技推出業(yè)界首款完整的PCIe 7.0 IP解決
    的頭像 發(fā)表于 06-29 15:13 ?610次閱讀

    思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    思科技(Synopsys)近日宣布,推出業(yè)界首款完整的PCIe 7.0 IP解決方案,包括控制器、IDE安全模塊、PHY和驗證IP。該解決方案
    的頭像 發(fā)表于 06-25 09:46 ?493次閱讀

    甬矽電子高密度SiP技術(shù)革新5G射頻模組

    甬矽電子,一家致力于技術(shù)革新的企業(yè),近日在高密度SiP技術(shù)領(lǐng)域取得重大突破,為5G射頻模組的開發(fā)和量產(chǎn)注入了新動力。
    的頭像 發(fā)表于 05-31 10:02 ?674次閱讀

    思科技與英特爾在UCIe互操作性測試進展

    英特爾的測試芯片Pike Creek由基于Intel 3技術(shù)制造的英特爾UCIe IP小芯片組成。它與采用臺積電公司N3工藝制造的新思科UCIe
    的頭像 發(fā)表于 04-18 14:22 ?734次閱讀

    國產(chǎn)深海1萬米六維力傳感器引領(lǐng)卡脖子技術(shù)革新

    國產(chǎn)深海萬米六維力傳感器引領(lǐng)卡脖子技術(shù)革新
    的頭像 發(fā)表于 02-20 16:09 ?755次閱讀

    IP網(wǎng)絡(luò)廣播系統(tǒng):引領(lǐng)廣播技術(shù)革新,重塑公共廣播新篇章!

    隨著數(shù)字化時代的來臨,傳統(tǒng)的廣播系統(tǒng)已經(jīng)難以滿足現(xiàn)代社會的需求。在這樣的背景下,訊維IP網(wǎng)絡(luò)廣播系統(tǒng)應(yīng)運而生,以其獨特的優(yōu)勢引領(lǐng)著廣播技術(shù)革新,為公共廣播的未來發(fā)展描繪出新的藍圖。
    的頭像 發(fā)表于 12-29 14:49 ?589次閱讀
    <b class='flag-5'>IP</b>網(wǎng)絡(luò)廣播系統(tǒng):<b class='flag-5'>引領(lǐng)</b>廣播<b class='flag-5'>技術(shù)革新</b>,重塑公共廣播新篇章!
    RM新时代网站-首页